전체 (검색결과 약 758개 중 3페이지)

 종교, 논리, 그리고 수학(Religion, Logic, and Math)에 관해서 ( 5Pages )
[Religion, Logic, and Math] Abstract  종교는 논리가 설명하지 못하는 질문들에 대한 답을 주기 위해 발생했다. 또한, 논리는 그런 종교가 점차 체계를 지니고 그 역할을 수행할 수 있도록 방향을 제시해주었다. 종교와 논리가 서로 배타적인 관계에서 서로를 비난하고 부정하는 논쟁이 계속되고 있지만, 이 둘은 사실은 이렇게 상호보완적이고 발전지향적인 관계에 있는 것이다.   이 두 분야의 교집..
리포트 > 사회과학 |
 논리회로설계 - vhdl을 이용한 도어락(door lock) 설계 ( 13Pages )
논리회로설계 - vhdl을 이용한 도어락(door lock) 설계 1. 도어락의 개요 도어락은 번호를 입력받아서 그 번호가 일치할 경우 문이 열리고 일정 횟수 이상을 틀릴 경우 알람이 작동한다. 2. 입력, 출력 및 상태 ① 입력 - 클럭 : clk - 리셋 : rst - 입력버튼 : ps_start - 종료버튼 : ps_end - 수정버튼 : ps_mod - 비밀번호 : ps_num ② 출력 - 문 열림 : door_open - 알람 : alarm ③ 상태 -ready -in..
리포트 > 자연과학 |
 디지털 공학 BCD adder Encoder ( 8Pages )
-목차- chapter1 Contents···003 chapter2 Logic gate···005 chapter3 Simulation···006 chapter4 Picture···006 chapter5 Etc···006 1. Contents 1) BCD Adder Binary Sum BCD Sum Decimal 000100001100010000102000110001130010000100400101001015001100011060011100111701000010008010010100190101010000 10 0101110001 11 0110010 ....
리포트 > 공학/기술 |
 복잡한 회로 설계 - [VHDL] 4비트 가산기 설계 ( 6Pages )
DESIGN REPORT 복잡한 회로 설계 - 4비트 가산기 - 과 목 : 학 과 : 학 번 : 이 름 : 제출일자: 1. 4bit Adder 소개 4비트 가산기는 4비트인 2개의 입력신호를 더하는 역할을 한다. 예를 들어 1011 + 1100 = 10111이다. 기본적인 4비트 병렬 가산기는 4개의 전가산기로 구성된다. 두 개의 입력 신호는 , 로 주어지며, 각 가산기의 캐리 출력은 다음 상위 가산기의 캐리 입력이 된다. 2. 설계 ..
리포트 > 공학/기술 |
 [디지털 회로 설계] 4-Bit D Flip Flop 설계 ( 8Pages )
디지털 회로설계 1. 제목 : 4-Bit D Flip Flop 설계 2. 개요 : 1) 목적 : 1 bit flip flop을 통해 4 bit flip flop을 VHDL과 logic gate로 설계한다. 이 과정에서 VHDL의 process의 사용법을 익히고, logic gate의 구현과 process로의 구현의 차이점을 비교해 본다. 2) 방법 : [1-bit flip flop] (1) 입력이 D, Preset, Clear, Clock이고 출력이 Q, notQ인 1 bit D F/F을 VHDL 언어로 설계한다. (2) ..
리포트 > 공학/기술 |
 듀오,듀오마케팅전략,듀오기업분석,결혼정보회사분석 ( 15Pages )
결혼은 美친 짓이다. - 인간 본능을 자극한 서비스 [듀오] 목 차 1. 서론 1-1 듀오 기업 소개……… 3 1-2 창업 ……… 3 1-3 결혼 정보업……… 3 1-4 듀오의 현재……… 4 2. 본론 2. 듀오 혁신 전 상황 ……… 6 3. 듀오 혁신 과정 ……… 7 1) 무형성 극복 2) 비일관성 제고불능성 극복 3) 비일관성 극복 4) G.D LOGIC -] S.D LOGIC 3. 결론 혁신결과 ……… 14 제안 ……… 14 참고 문헌 ……… 15 1. 기업소..
리포트 > 경영/경제 |
 디지털논리회로 - VHDL을 이용한 inertial delay와 transport delay 확인 ( 6Pages )
1. Title: VHDL을 이용한 inertial delay와 transport delay 확인 2. purpose: 작성한 vhdl code와 시뮬레이션 결과를 첨부하고, inertial delay와 transport delay의 차이점에 주목하여 결과를 비교한다. 3. Theory * 전파지연시간(propagation delay) 신호 값의 변화가 입력에서 출력까지 전달되는 데 걸리는 시간 작동시간은 전파지연의 역의 관계임 논리설계에서 가장 중요한 사항임 하강지연시간(t..
리포트 > 공학/기술 |
 [FTA세미나]중국 청두(成都) 수출 인큐베이터 ( 12Pages )
중국 청두(成都) 수출 인큐베이터 중국 내수시장 진출전략 프레임워크 ※ Goal ※ Perspective: Location + Portfolio + Ksf ※ Logic: Why + What + How ※ Target ※ 기업의 목표에 따라 공란에 구체적인 전략을 설정하십시오. 청두 수출인큐베이터 수출인큐베이터 기능과 기대효과 ....
리포트 > 경영/경제 |
 투자 계획 및 관리 Process ( 29Pages )
목차 1. 투자 계획 수립 1.1 투자 계획 수립 Process 1.1 투자 가능 재원 산출 Logic 2. 투자 관리 2,1 투자 관리 Process 2.2 신규/확장/경상투자 Process 2.3 최소 투자 수익율 2.4 투자 Segment별 Checklist 2.5 투자 Monitoring 3. 투자타당성 검토 3.1 환경분석 3.2 전략 대안 3.3 실행계획 3.4 경제성 분석 3.5 Risk 분석
비지니스 > 경영관리 |
 논리적 사고를 위하여 ( 32Pages )
I. 논리 논리(論理)라는 말은 <말의 이치>를 의미하는 한자어로 되어 있다. 예컨대 '물리(物理)'는 물질들이 변화하고 작용하는 이치를 다루는 것이요 논리는 말로써 따질 때 따라야 할 이치를 다루는 것이다. 또 '논리'에 해당되는 영어 'logic'도 역시 '말'을 뜻하는 희랍어 'logos'에서 유래한 것으로 알려지고 있다. 어원적으로 보면 논리란 '말'에 관한 것이며 '말의 이치'를 따지는 것이다.
리포트 > 인문/어학 |
 고객관리기법 ( 10Pages )
Service Management I. 서비스 상품 특성 II. Service logic map III. SERVQUAL IV. 서비스 절차 개발 V. 서비스 품질 개발을 위한 프로그램 개발 단계 VI. 5 단계 Leadership VII. 성공의 공식 Service Service Logic Map = Service Blue Print = Service Flow Chart Line of Visibility Customer Zone Front Line Zone Backstage Zone Support Zone Management Zone ♣ 고객이 평가하는 서비스 품질 평가 ..
리포트 > 경영/경제 |
 [전자회로] 쇼트키 TTL게이트에 대해서 ( 6Pages )
Schottky TTL schottky TTL 게이트 나는 schottky TTL 게이트를 소개 하려한다. 그러기 위해서는 TTL(Transistor-Transistor Logic)를 먼저 살펴보아야 한다. 본래 DTL(Diode Transistor Logic)게이트를 약간 개선시킨 것이 기본 TTL게이트이다. TTL 기술이 발전함에 따라 디지털 시스템 설계에서 가장 널리 쓰이고 있다. TTL에는 여러 개의 시리즈들이 있다. TTL IC는 74로 시작하여 그 뒤에 시리즈의 유형..
리포트 > 공학/기술 |
 [디지털 회로설계] 4-Bit D Flip Flop 설계 ( 6Pages )
디지털 회로설계 1. 제목 : 4-Bit D Flip Flop 설계 2. 개요 : 1) 목적 : 1 bit flip flop을 통해 4 bit flip flop을 VHDL과 logic gate로 설계한다. 이 과정에서 VHDL의 process의 사용법을 익히고, logic gate의 구현과 process로의 구현의 차이점을 비교해 본다. 2) 방법 : [1-bit flip flop] (1) 입력이 D, Preset, Clear, Clock이고 출력이 Q, notQ인 1 bit D F/F을 VHDL 언어로 설계한다. (2) 위..
리포트 > 공학/기술 |
 GATE 논리회로 ( 7Pages )
GATE 논리회로 1. 논리회로(Logic Circuit) ― 2진 정보를 기반으로 AND, OR, NOT 등과 같은 논리 연산에 따라 동작을 수행하는 논리소자들을 사용하여 구성된 전자회로. 2. 논리회로의 분류 1) 조합논리회로(Combinational logic circuit) 회로의 출력 값이 입력 값에 의해서만 정해지는 논리회로로서 기억능력이 없다. (반가산기, 전가산기, 디코더, 엔코더, 멀티플렉서, 디멀티플렉서) 2) 순서논리회..
리포트 > 공학/기술 |
 커뮤니케이션에 관한 신념(견해) ( 2Pages )
커뮤니케이션에 관한 신념(견해) 조직은 효율적 운영을 위해서 양호한 커뮤니케이션을 요구하고 있다. 더욱이 관리자가 개인의 관리 방법으로 커뮤니케이션 행위를 하는데 활용되는 것은 총시간의 80% 내지 90%를 차지하고 있는 것으로 추정되고 있다. 이러한 커뮤니케이션 행위에 대한 특수한 관점과 언어상의 환경은 의심스러운 문제를 제기시키고 있다. 이러한 견해는 다음과 같은 관점에서 검토될 수 ..
리포트 > 경영/경제 |
개념, 정의, 특징, 특성, 과제
1 2 3 4 5 6 7 8 9 10