|
|
|
 |
|
GS건설의 R&D-미래기술 건축연구(화재안전) 직무에서도 최신 화재안전기술을 연구하고, 건축물의 방화성능을 향상시키는 연구를 수행하며, 보다 안전한 건축환경을 조성하는 역할을 하고 싶습니다.
GS건설의 R&D-미래기술 건축연구(화재안전) 직무에서는 화재 시뮬레이션을 활용 하여 건축물의 화재안전 성능을 평가하고, 최적의 방화설계를 연구하는 역할을 수행해야 하므로, 본 과목에서 배운 이론과 실험.. |
|
 |
화재, 안전, 연구, 기술, 건축, 건축물, 건설, gs, 직무, 방화, 분석, 수행, 실험, 시뮬레이션, 역할, 미래, 재료, 과목, 성능, r |
|
|
|
|
 |
|
실험. 윈-브리지 발진기
1.Orcad 결과
[리미팅 회로를 붙이지 않은 윈-브리지 발진기의 파형]
-회로-
-파형-
[리미팅 회로를 붙인 윈-브리지 발진기의 파형]
-회로-
-파형-
-스펙트럼 파형-
2.오실로스코프 파형 - ( Ch1 : 입력 전압 / Ch2 : 출력 전압 )
[리미팅 회로를 붙이지 않은 윈-브리지 발진기의 파형]
[리미팅 회로를 붙인 윈-브리지 발진기의 파형]
3. 실험 결과 값과 이론 값 비교
① fo .. |
|
|
|
|
|
 |
|
논리회로 실습보고서 - 불 대수와 드모르간의 정리
7400 IC 핀 배치도를 참조하여 4개의 NAND 게이트 중 2개를 선정하여 아래 회로를 구성한다. 7400의 7번 핀은 접지하고, 14번 핀은 +5V의 전압을 인가한다. 1번 핀과 2번 핀에 입력신호를 넣고 3번 핀과 6번 핀에서 각각 출력을 관찰한다. 입력의 상태를 표와 같이 변화시키면서 출력 상태를 기록하여라.
BAXY0010011010101101
▌검토▐ 실험 결과, 입력.. |
|
|
|
|
|
 |
|
논리회로 실습보고서 - 불 대수와 드모르간의 정리
7400 IC 핀 배치도를 참조하여 4개의 NAND 게이트 중 2개를 선정하여 아래 회로를 구성한다. 7400의 7번 핀은 접지하고, 14번 핀은 +5V의 전압을 인가한다. 1번 핀과 2번 핀에 입력신호를 넣고 3번 핀과 6번 핀에서 각각 출력을 관찰한다. 입력의 상태를 표와 같이 변화시키면서 출력 상태를 기록하여라.
BAXY0010011010101101
▌검토▐ 실험 결과, 입력.. |
|
|
|
|
|
 |
|
[공무원 교육훈련] 공무원교육훈련의 의의(개념), 종류, 공무원교육훈련방법
목차
공무원 교육훈련
Ⅰ. 교육훈련의 의의
1. 개념
2. 목적 및 필요성
Ⅱ. 교육훈련의 종류
1. 신규채용자 훈련
2. 재직자 훈련
3. 감독자 훈련
4. 관리자 훈련
5. 교관훈련
Ⅲ. 교육훈련의 방법
1. 현장훈련(OJT)
2. 순환보직
3. 강의
4. 토론회
5. 감수성 훈련
6. 사례연구
7. 신디케이트
8. 역할연기
9... |
|
|
|
|
|
 |
|
연산증폭기 특성
-요약문-
이번 실험에서는 UA741 연산 증폭기의 슬루율을 측정하고 공통모드제거비(CMR)를 계산 하여 데이터 시트값과 비교하여 본다.
-실험 내용-
실험 1. 슬루율 결정
(1) 회로도
=0v ~ -5v
∆t = 10us
SR=∆V/∆t = 5V/10us=0.5V/us
uA741 데이터시트에 제시된 슬루율과 계산값이 일치한다.
(2) PSPICE 시뮬레이션
실험 2. 공통모드 제거비의 결정
(1)회로도
-0.323V/11V = 0.029.. |
|
|
|
|
|
 |
|
제어공학실험 - 1차 지연요소
1. 실험목적
입력에 대한 출력의 시간응답특성이 시정수에 의하여 1차 지연을 갖는 요소의 회로 해석 및 특성을 관측한다. 물리적으로 이런 시스템은 R-C회로나 열시스템 등을 나타낸다.
2. 실험회로
3. 실험순서 및 결과
실험 3.1
1차 지연요소의 실험회로를 구상하라. =10k, 는 최대가 되도록 설정할 것.
실험 3.2
함수발생기를 이용하여 입력전압 를 100Hz, 1구형파 .. |
|
|
|
|
|
 |
|
Verilog-HDL
●베릴로그(Verilog)
- HDL 정의
전자공학에서 하드웨어 기술 언어(- 記述 言語, hardware description language)는 전자회로를 정밀하게 기술하는 데 사용하는 컴퓨터 언어이다. 흔히 HDL이라고 줄여쓰기도 한다. 회로의 원하는 동작을 기술할 수도 있고, 원하는 회로 구조를 기술할 수도 있으며 시뮬레이션을 통해 제대로 동작하는지 검증할 수도 있다. HDL의 문법과 의미(semantics)는 소.. |
|
|
|
|
|
 |
|
Knowledge(지식) : 전력 시스템 및 배전 케이블 구조 설계 지식
배전케이블 설계 과정에서는 예상치 못한 문제가 발생하는 경우가 많습니다.
LS전선에서도 배전케이블 개발 과정에서 발생하는 다양한 기술적 문제를 해결하며, 최적의 솔루션을 도출하는 역할을 수행하고 싶습니다.
LS전선의 개발/설계-배전케이블 직무에서 가장 중요한 역량은 무엇이라고 생각하십니까?
LS전선의 핵심 가치 중 본인을 가장 .. |
|
 |
설계, 전력, 케이블, 배전, 과정, 실험, 경험, 해결, 문제, 분석, 통해, 연구, 프로젝트, ls, 전선, 최적, 수행, 중요하다, 기술, 바탕 |
|
|
|
|
 |
|
1. Title: VHDL을 이용한 inertial delay와 transport delay 확인
2. purpose: 작성한 vhdl code와 시뮬레이션 결과를 첨부하고, inertial delay와 transport delay의 차이점에 주목하여 결과를 비교한다.
3. Theory
* 전파지연시간(propagation delay)
신호 값의 변화가 입력에서 출력까지 전달되는 데 걸리는 시간
작동시간은 전파지연의 역의 관계임
논리설계에서 가장 중요한 사항임
하강지연시간(t.. |
|
|
|
|
|
 |
|
1. 프로젝트의 개요 및 목적
전 세계적으로 3차 산업이 점차 많은 비중을 차지함으로써 서비스업의 고용률이 증가하고 있는 추세이며, 3D영화 및 4D영화 등 같은 특수영화의 증가로 인하여 극장의 매출액은 꾸준히 증가하고 있다. 그에 따라 영화관은 많은 사람들로 북적이고 있어서 이용하는 데 많은 불편을 겪는다. 그래서 우리는 영화관에서 고객들이 티켓구매를 하는데 까지 걸리는 시간, 즉 대기시간.. |
|
|
|
|
|
 |
|
대학 시절 진행한 스마트 물류시스템 설계 프로젝트에서 소통의 중요성을 경험한 바 있습니다.
기계설계, 제어, 네트워크를 통합적으로 고려한 시스템 설계 경험이 있으며, 실험 및 시뮬레이션을 통해 최적의 설계를 도출하는 역량을 갖추고 있습니다.
스마트 물류시스템 설계 경험
대학 연구 프로젝트에서 스마트 물류시스템의 구조설계를 담당하며, 조립성을 고려한 설계를 수행한 경험이 있습니다.
또한,.. |
|
 |
설계, 시스템, 경험, 스마트, 물류, 대무, 벡스, 자동화, 프로젝트, 해결, 문제, 조립, 수행, 연구, 효율, 성, 최적, 통해, 제어, 기술 |
|
|
|
|
 |
|
논리회로 실습 보고서 - 가산기와 감산기
7486 IC와 7408 IC 핀 배치도를 참조하여 아래 회로를 구성한다. 7486과 7408의 7번 핀은 접지하며, 14번 핀은 +5V의 전압을 인가한다. 입력의 상태를 표와 같이 변화시키면서 출력 상태를 기록한다.
BASC00011010101101
▌검토▐ 실험 결과를 토대로 이 회로가 반 가산기로 동작함을 확인하여라.
입 력
출 력
XYSC00011010101101
S = X Y + XY = X⊕Y, C = XY.. |
|
|
|
|
|
 |
|
프로젝트 연구계획서
CATIA V5 R16 을 이용한 자동차 역설계
(Version 1.0)
1. 연구 동기
CATIA V5는 OEM으로부터 소규모의 독립적 생산자에 이르는 모든 제조사를 위한 선도적인 제품개발 솔루션이다.
항공, 자동차, 산업 기계, 전기, 전자, 조선, 공장 설계 및 보석, 의류 등과 같은 소비재 산업에 이르기까지 광범위한 각 산업 분야를 지원한다.
통합 환경 하에서 연계성을 유지하며, 제품의 개념 설계.. |
|
|
|
|
|
 |
|
회로이론 Pspice 설계 과제 최종보고서
1. 목표설정
- 1차 RC회로를 사용해서 cutoff frequency가 100Hz인 low pass filter를 설계하고 시뮬레이션 및 실험을 통해서 검증하라.
2. 분석 및 합성
회로 1 RC low-pass filter의 기본 회로
(1) low pass filter
low pass filter는 작은 주파수를 갖는 신호만을 출력으로 통과 시켜 주는filter.
(2) R값, C값 결정
회로2 페이저로 표시한 회로도
Vout를 V.. |
|
|
|
|
|
|
|