|
|
|
전체
(검색결과 약 16,678개 중 5페이지)
| |
|
|
|
 |
|
| 연산증폭기를 이용한 능동 대역 통과 필터설계
목 차
1.이론
1.1 능동 필터의 개요
1.1-1 통과대역, 저지대역
1.1-2 저역 차단주파수, 고역 차단주파수
1.1-3 대역폭
1.1-4 전이영역
1.2 저역통과 필터
1.3 고역통과필터
1.4 대역통과 필터
2.연산 증폭기를 이용한 능동 대역통과
필터 설계
2.1 설계주제 및 스펙
2.1-1 설계주제
2.1-2 스펙
2.2 능동 대역 통과 필터 설계 회로도
2.2-1 고.. |
|
|
|
|
|
 |
|
| 디지털 회로설계
1. 제목 : 4-Bit D Flip Flop 설계
2. 개요 :
1) 목적 : 1 bit flip flop을 통해 4 bit flip flop을 VHDL과 logic gate로 설계한다. 이 과정에서 VHDL의 process의 사용법을 익히고, logic gate의 구현과 process로의 구현의 차이점을 비교해 본다.
2) 방법 :
[1-bit flip flop]
(1) 입력이 D, Preset, Clear, Clock이고 출력이 Q, notQ인 1 bit D F/F을 VHDL 언어로 설계한다.
(2) .. |
|
|
|
|
|
 |
|
| 디지털 회로설계
1. 제목 : 4-Bit D Flip Flop 설계
2. 개요 :
1) 목적 : 1 bit flip flop을 통해 4 bit flip flop을 VHDL과 logic gate로 설계한다. 이 과정에서 VHDL의 process의 사용법을 익히고, logic gate의 구현과 process로의 구현의 차이점을 비교해 본다.
2) 방법 :
[1-bit flip flop]
(1) 입력이 D, Preset, Clear, Clock이고 출력이 Q, notQ인 1 bit D F/F을 VHDL 언어로 설계한다.
(2) 위.. |
|
|
|
|
|
 |
|
| 저항측정기 및 전압측정기 설계
- 목 차 -
1. 설계 프로젝트 목적
2. 설계 프로젝트 목표
3. 설계 프로젝트 구성요소 및 제한 요소, 구현 사양 (spec)
4. 설계 프로젝트 운영 계획 및 실적
5. 설계프로젝트 진행 일정 계획 및 실적
6. 관련 이론 및 상세 구현 과정
7. 기능 블록 설계서
8. 소자/부품 목록
9. 설계 프로젝트 최종 구현 결과물
10. 설계 프로젝트 결과물 성능 분석 및 평가
11. 결과물의 개.. |
|
|
|
|
|
 |
|
| 입사 후 초기에는 디스플레이 구동회로 및 전력제어회로 설계에 집중하고 싶습니다.
저는 입사 후 전력효율을 극대화하는 회로를 설계하여, 삼성전자가 ESG 경영의 모범사례가 되고 세계시장에서 "친환경 혁신 디스플레이"를 선도하는데 기여하고 싶습니다.
희망직무 : 영상디스플레이사업부-회로 설계
저는 회로 설계 전공자로서 화질, 전력효율, 신뢰성을 구현하는데 기여하고 싶었습니다.
캡스톤 프로젝.. |
|
 |
회로, 설계, 전력, 디스플레이, 효율, 경험, 싶다, 기술, 직무, 성, 문제, 발열, 이다, 해결, 사용, 제품, 삼성, 구현, 친환경, 영상 |
|
|
|
|
 |
|
| 또한 팀 프로젝트에서 복잡한 회로 설계를 수행하면서 설계검증, 시뮬레이션, 분석과정을 반복하며 문제 해결 능력과 책임감을 자연스럽게 길렀습니다.
저는 논리적 분석력과 문제 해결 능력을 기반으로 시스템반도체 설계, 특히 PI 설계 직무를 수행할 역량을 갖추고 있습니다.
또한 FPGA 및 SPICE 시뮬레이션 경험을 통해 설계검증과 문제 해결 능력을 강화했습니다.
저는 학부과정과 프로젝트 경험을 통.. |
|
 |
설계, 문제, 경험, pi, 분석, 과정, 수행, 통해, 능력, 회로, 프로젝트, 팀, 해결, 시뮬레이션, 안정, 기술, 역량, 이러하다, 협업, 성과 |
|
|
|
|
 |
|
| 순서 논리회로 설계
목 차
설계 목표
관련 기술 및 이론
설계 내용 및 방법
회로 설계 결과
토의
설계 목표
우리 주변에서 순서 논리 회로를 이용하여 설명되거나, 설명할 수 있는 제품이나 놀이를 생각해 보고 설계해 본다.
외부입력 1개 이상, 상태 수 5개 이상,
출력 1개 이상
상태도, 상태 표, 천이 표 작성
D FF, T FF, J-K FF, R-S FF을 이용하여 회로를 설계
관련 기술 및 이론 (1)
ATM (현.. |
|
|
|
|
|
 |
|
| -자판기 설계-
1.설계 목적
자판기설계의 목적은 기본적인 순차논리회로를 해석하고 직접 설계하는 능력을 키우고 이를 바탕으로 간단하고 실생활에 이용되는 순차 논리회로를 디자인하는 것이다. 순차논리회로를 디자인 하기위해선 문제를 정의하고 상태도로 나타낼 수 있어야 하며, 상태도를 바탕으로 상태 표를 완성시키고 ,완성된 상태 표를 바탕으로 카르노 맵을 이용하여 식을 간소화 시켜야 한다. .. |
|
|
|
|
|
 |
|
| 저는 단순한 회로설계를 넘어서 제품의 신뢰성과 완성도를 고려하며, 실차환경에 맞는 설계 최적화를 수행할 수 있는 엔지니어로 성장하고 싶습니다.
왜 경신의 전자설계 직무를 선택하셨나요?
회로의 신뢰성과 생산효율을 함께 고려하며 설계할 수 있는 엔지니어로 성장하고 싶어 이 직무를 선택했습니다.
본인이 설계한 회로 중 가장 어려웠던 것은 무엇이며, 어떻게 해결했나요?
특히 최근 차량용 통신 .. |
|
 |
설계, 회로, 기술, 부품, 통신, 경신, 전장, 차량, 고속, 환경, 신뢰, 성, 프로젝트, 고려, 경험, 과정, 중요하다, 단순하다, can, 생각 |
|
|
|
|
 |
|
| 디지털 회로설계
1. 제목 : Moore / Mealy Type Finite State Machine
2. 개요 :
Moore Type과 Mealy type의 state diagram을 보고 각각의 state table과 D F/F을 이용한 회로도를 작성한 후 두 가지 모두에 대하여 각각 VHDL code를 작성하여 시뮬레이션을 수행하여 미리 예상한 결과와 비교하여 본다. 이를 통해 Moore type과 meanly type의 이해도를 높이고 그 동작을 비교하여 파악한다. D F/F의 응.. |
|
|
|
|
|
 |
|
| 저는 전자회로 설계, PCB 배선, 레이저 구동부제어 등 전장설계의 핵심역량을 기반으로 피에스케이의 장비 경쟁력 향상에 기여하고자 합니다.
최근 전장 설계 분야에서 주목받는 이슈는 '고속·고출력 레이저 장비의 전력효율 및 안정성 문제'입니다.
회로 설계를 통해 전류 흐름을 제어하고, 출력 안정성을 확보하는 과정에서 기술적 도전과 성취를 동시에 느낄 수 있습니다.
피에스케이의 정밀 레이저 장비.. |
|
 |
설계, 전장, 회로, 레이저, 장비, 기술, 전류, 에스케이, 피, 문제, 성, 출력, 안정, 제어, 기반, 통해, 향상, 효율, 이다, 경험 |
|
|
|
|
 |
|
| 고급디지털 회로설계 - 111 DETECTOR 설계
1. 설계 내용
VHDL을 이용하여 연속적인 111을 detect하여 111의 개수를 count 한다. 또한, 111이 15번 count되면 동작을 멈추어야 하며, S=1이 입력되었을 경우에는 처음으로 되돌아가는 프로그램을 설계한다.
2. State Diagram
mealy 형태를 이용하여 state diagram을 그렸다.
a, b, c, d, e, f, g, h는 detector을 위한 mealy이고, option의 조건을 만족시키.. |
|
|
|
|
|
 |
|
| 전력전자 및 인버터 회로 설계 경험을 보유하고 있습니다.
인버터 시스템에서 발생할 수 있는 전자기간섭(EMI) 문제를 해결하기 위해 LC필터 설계 및 실험을 수행한 경험이 있습니다.
이러한 경험을 바탕으로 현대모비스의 차세대 전기차인버터 시스템 개발 및 검증 프로세스에 기여하고, 보다 효율적이고 신뢰성 높은 전력변환 시스템을 설계하는 역할을 수행하고 싶습니다.
전력전자 프로젝트를 수행하던 .. |
|
 |
인버터, 전력, 설계, 경험, 수행, 회로, 효율, 팀, 위해, 시스템, 검증, 문제, 손실, 역할, 높다, 하드웨어, 변환, 통해, 적용, 스위칭 |
|
|
|
|
 |
|
| 디지털 회로설계
1. 제목 : 1-Bit Full Adder를 통한 4-Bit Full Adder 설계
2. 개요 :
1) 목적 : 1-bit full adder를 통한 4-bit full adder를 설계하여 adder에 대한 이해도를 높인다. N-bit adder로 확장하는 방식을 익혀 계층구조를 이해하고 VHDL의 PORT MAP 사용법을 익힌다.
2) 방법 :
[1-bit adder]
(1) 1 bit adder의 truth table을 구하고 카르노맵을 이용하여 minimization한다.
(2) 최소.. |
|
|
|
|
|
 |
|
| 설계 목표
① 숫자표시기를 이용하여 5입력을 3으로 나눈 몫과 나머지를
표현한다.
② NAND게이트와 INVERTER, 7447디코더를 이용하여 최대한
간단한 회로를 구성한다.
③ PSPICE를 이용해 출력을 예상해 본다.
④ 구현한 회로가 작동이 되지 않는다면 그 이유를 알아보고
문제를 해결하여 본다.
입력 출력에 대한 진리표
진리표 분석을 통한 MINIMIZE (1)
진리표 분석을 통한 MINIMIZE (2)
입력값 E=.. |
|
|
|
|
|
|
|