|
|
|
|
|
 |
대학원에 진학하면 저는 전기전자공학의 핵심 영역인 반도체 회로 설계와 신호처리기술의 융합연구에 집중할 계획입니다.
제가 학부에서 수행했던 회로설계 및 센서 네트워크 연구는 전자신호의 생성과 전달에 초점을 맞췄다면, 대학원에서는 그 신호가 실제로 어떻게 최적화되고 효율적으로 제어되는지를 이론과 실험을 통해 심층적으로 분석하고 싶습니다.
제가 대학원에서 집중적으로 연구하고자 하는 주제는 저전력 반도체 회로 설계 및 신호처리 알고리즘의 융합기술입니다.
저는 이 기술적 문제를 해결하기 위한 새로운 회로 설계 원리 와신호 처리기법을 연구하고자 합니다.
대학원에서는 회로설계, 신호처리, 인공지능 기술을 융합한 연구를 수행할 계획입니다.
전력효율, 신호 정확도, 시스템 안정성을 통합적으로 고려하는 연구를 수행하여, 차세대 전자시스템의 지능형 회로 설계 모델을 제시하겠습니다.
석사연구에서 집중했던 저전력 회로 설계와 신호처리기법을 한층 확장하여, 반도체 시스템 전체의 에너지 효율을 최적화하는 연구를 수행하고 싶습니다.
한편, 기술 발전이 환경과 사회에 미치는 영향을 고려한 친환경 회로 설계연구도 제 연구의 장기목표입니다.
|
|
|
 |
또한 학부 연구 프로젝트로 참여했던 스마트 센서 네트워크 설계 과제는 제진로 방향을 결정짓는 중요한 경험이었습니다.
성균관대학교는 반도체, 통신, 제어, 인공지능 기반회로 설계 등 다양한 세부 분야를 통합적으로 다루고 있으며, 특히 '스마트 시스템 집적연구센터'와 '반도체 공정연구소'의 연구방향은 제가 추구하는 목표와 긴밀히 연결되어 있습니다.
학문적으로는 '고집적회로 설계', '신호및 시스템', '임베디드 프로세 서 구조' 등의 과목을 통해 제 전공 역량을 한층 심화시키고, 연구적으로는 센서 신호처리 및 저전력 시스템 설계에 대한 구체적인 연구를 수행하고 싶습니다.
대학원에 진학하면 저는 전기전자공학의 핵심 영역인 반도체 회로 설계와 신호처리기술의 융합연구에 집중할 계획입니다.
제가 학부에서 수행했던 회로설계 및 센서 네트워크 연구는 전자신호의 생성과 전달에 초점을 맞췄다면, 대학원에서는 그 신호가 실제로 어떻게 최적화되고 효율적으로 제어되는지를 이론과 실험을 통해 심층적으로 분석하고 싶습니다.
2학기부터는 신호처리와 제어 알고리즘의 실시간 적용을 연구의 중심으로 둘 계획입니다.
먼저 이론적 모델을 수립하고, MATLAB과 Python기반 시뮬레이션을 통해 알고리즘의 안정성을 검증한 뒤, 실제 회로보드(FPGA, ASIC)를 이용한 실험으로 성능을 평가할 계획입니다.
제가 대학원에서 집중적으로 연구하고자 하는 주제는 저전력 반도체 회로 설계 및 신호처리 알고리즘의 융합기술입니다.
이 문제를 해결하기 위해 기존 회로 구조를 재설계하고, 클록 주파수를 조절하며, 병렬처리 대신 선택적 연산방식을 적용했습니다.
소프트웨어적 신호처리 이론을 하드웨어 설계로 이전하는 과정은 단순한 변환이 아니라 새로운 구조적 사고를 요구했습니다.
대학원에서는 회로설계, 신호처리, 인공지능 기술을 융합한 연구를 수행할 계획입니다.
특히 저전력 설계와 인공지능 연산 효율을 동시에 고려한 뉴로모픽 회로(Neurom orphicCircuit) 연구에 관심이 있습니다.
대학원 과정을 마친 후 저는 지속가능한 전자시스템 설계와 반도체 혁신을 연구하는 전문연구자로 성장하고자 합니다.
장기적으로는 학문과 산업을 연결하는 응용연구자로 활동하며, 실질적 기술 발전에 기여하고 싶습니다.
저는 해외 연구자들과 공동연구를 수행하고, 새로운 회로 설계 기법과 신호처리 이론을 국제적 관점에서 발전시키는 것을 목표로 하고 있습니다.
한편, 기술 발전이 환경과 사회에 미치는 영향을 고려한 친환경 회로 설계연구도 제 연구의 장기목표입니다.
반도체 제조와 시스템 운용 과정에서 발생하는 에너지 소비 문제는 단순한 기술적 과제가 아니라, 지속가능한 사회를 위한 필수연구 주제입니다. |
 |
회로, 설계, 연구, 이다, 기술, 시스템, 반도체, 효율, 전력, 신호, 과정, 전자공학, 실험, 신호처리, 구조, 이론, 학문, 통해, 대학원, 단순하다 |
|
|
|
|
|
|
 |
|
|
|
|
|
|
|
|
|
|
|
| |
|
|
|