|
|
|
|
|
디지털회로실험 예비보고서
( 산술논리연산장치)
♣
과목명
:
♣
담당교수
:
♣
학번
:
♣
전공
:
♣
이름
:
♣조:
■ 실험제목 : 산술논리연산장치
■ 관련이론
(1) ALU (arithmetic-logic unit) ; 산술논리 연산장치
ALU는 중앙처리장치의 일부로서 컴퓨터 명령어 내에 있는 연산자들에 대해 연산과 논리
동작을 담당한다. 몇몇 프로세서들에서는 ALU가 연산장치(AU)와 논리장치(LU)의 두
부분으로 나뉘.. |
|
|
|
|
|
|
|
연산증폭기의 동작원리와 반전증폭기,비반전증폭기
contents
목차
1. 연산증폭기(Operational -Amplifiers)의 구성과 특징
2. 연산증폭기의 동작원리
3. 반전증폭기와 비반전증폭기의회로와 입출력파형
1-1. 연산증폭기(OP-AMP)의 특징
차동 증폭기
전압증폭기
출력증폭기
단일 IC내부에서
모두 연결
고이득
고입력 임피 던스
저출력 임피 던스
1-2. 연산증폭기(OP-AMP)의 구성
연산증폭기는 차동.. |
|
|
|
|
|
|
|
Logic 연산과 Gates
1. Diode logic 연산
☞ 학습목표
AND, OR diode circuit 의 특성을 diode logic 연산으로 알아보자.
☞ 실험
1. AND gate
AB
A·B
5V
5V
5.15V
5V
0V
0.64V
0V
5V
0.64V
0V
0V
0.64V
2. OR gate
AB
A+B
5V
5V
4.54V
5V
0V
4.51V
0V
5V
4.51V
0V
0V
0V
오차 및 결과
오차 : And Input에 거짓=0V가 걸리면 Output에 거짓=0V가 걸려 야하나. Diode 전압강하 특징으로 0.64V의 전.. |
|
|
|
|
|
|
|
|
|
3-01수와연산
출처: 내신문제연구소
대상: 중,고등학교학생과 학부모님, 과외하는 대학생들,학원 강사
각 단원별로 정리된 예상문제는 정답과 함께 제공됩니다.
중등,고등 전과목이 정리되어 있으니 많은 활용 부탁드립니다.
컨텐츠에 관련된 문의는 cpbimil@hanmail.net 으로 연락주세요.
|
|
|
|
|
|
|
|
Report
( 기초전자 BJT증폭기, 전력증폭기, 연산증폭기, 귀한연산증폭기, 기본연산 증폭기회로 개념 및 특징 조사분석 )
목 차
1. BJT증폭기.
2. 전력 증폭기
3. 연산 증폭기의 특성
4. 귀환 연산 증폭기
5. 기본 연산 증폭기 회로
1. BJT증폭기.
1)공통 이미터 증폭기(Common Emitter Amplifier)
AMP = 10m
FREQ = 1.0k
위에 그림은 Common Emitter Amplifier라고 부르는며, 높은 전압 전류 이득.. |
|
|
|
|
|
|
|
모폴로지
1
개요
침식 연산
팽창 연산
열림 연산
닫힘 연산
탑-헷 연산과 웰 연산
모폴로지 그래디언트 연산과 스무딩 연산
목차
2
Morphology 란
Morphology : 영상 내의 형태(shape)들을 분석
하고 처리하는 형태학
적용 예 :
- OCR 전처리, 지문 영상에서 잡음 제거와
융선을 뚜렷하게 하는 것
- 컬러 지도 내에 있는 객체(도로, 문자, 범례 등) 추출
- 에지 정보를 이용한 잡음 제거
Morpholo.. |
|
|
|
|
|
|
|
연산증폭기 특성
-요약문-
이번 실험에서는 UA741 연산 증폭기의 슬루율을 측정하고 공통모드제거비(CMR)를 계산 하여 데이터 시트값과 비교하여 본다.
-실험 내용-
실험 1. 슬루율 결정
(1) 회로도
=0v ~ -5v
∆t = 10us
SR=∆V/∆t = 5V/10us=0.5V/us
uA741 데이터시트에 제시된 슬루율과 계산값이 일치한다.
(2) PSPICE 시뮬레이션
실험 2. 공통모드 제거비의 결정
(1)회로도
-0.323V/11V = 0.029.. |
|
|
|
|
|
|
|
변환명세 및 연산 이해
1. 170page 4번문제] 두 수를 곱하는 매크로MULT(x,y)를 정의하여 다음과 같은 문장이 실행되도록 프로그램을 작성하시오.
result = MULT(10, 10);
#include [stdio.h]
#define MULT(x, y) (x)*(y)
int main(void)
{
printf( 3과 29의 곱은 %d입니다.
, MULT(3, 29));
return 0;
}
결과
3과 29의 곱은 87입니다.
Press any key to continue
위의 소스와 같이 #define 명령을.. |
|
|
|
|
|
|
|
프로그래밍 기초와 실습 레포트
변환명세 및 연산 이해
1. 170page 4번문제] 두 수를 곱하는 매크로MULT(x,y)를 정의하여 다음과 같은 문장이 실행되도록 프로그램을 작성하시오.
result = MULT(10, 10)
#include [stdio.h]
#define MULT(x, y) (x)*(y)
int main(void)
{
printf(3과 29의 곱은 %d입니다.
, MULT(3, 29))
return 0
}
결과
3과 29의 곱은 87입니다.
Press any key to continue
위의.. |
|
|
|
|
|
|
|
수학교육의 내용(수와연산, 공간과 기하, 측정, 규칙성, 자료의 이해) 중 3가지 영역을 선택하여 이에 대한 수학 교육활동 계획안을 작성하시오.
Ⅰ 서론
Ⅱ 본론
1. 유아 수학교육
2. 수학교육활동 계획안(측정, 공간과 기하, 수와 연산영역)
1) 측정영역 수학교육활동 계획안
2) 공간 기하영역 수학교육활동 계획안
3) 수와 연산영역 수학교육활동 계획안
Ⅲ 결론
참고문헌
수학교육의 내용(수와연산, 공간.. |
|
|
|
|
|
|
|
1.침식연산
2.팽창연산
3.열기연산
4.닫기연산
Chapter 10모폴로지
모폴로지
7장의 마스크 기반 영상처리
-사각형 형의 일정한 크기를 가진 마스크
모폴로지
-원하는 형태의 기하학적 마스크 구성
(다양한 이차원상의 기하학적 형태를 가질 수 있음)
이진 모폴로지 연산- 침식연산 -
-구조 요소 B를 이미지상에서 스캔 하면서 구조 요소
B상에 1인 영역이 모두 A영역 안에 포함되는 경우,
그 지점의 픽.. |
|
|
|
|
|
|
|
연산증폭기를 이용한 능동 대역 통과 필터설계
목 차
1.이론
1.1 능동 필터의 개요
1.1-1 통과대역, 저지대역
1.1-2 저역 차단주파수, 고역 차단주파수
1.1-3 대역폭
1.1-4 전이영역
1.2 저역통과 필터
1.3 고역통과필터
1.4 대역통과 필터
2.연산 증폭기를 이용한 능동 대역통과
필터 설계
2.1 설계주제 및 스펙
2.1-1 설계주제
2.1-2 스펙
2.2 능동 대역 통과 필터 설계 회로도
2.2-1 고.. |
|
|
|
|
|
|
|
1. 제목
반전 증폭기 실험
2. 목적
- 반전 증폭기와 브레드보드, 프로토보드, NI ELVIS 프로그램의 사용법을 익힌다.
- 반전 증폭기의 기능을 이용하여 동일 조건 하에서 저항값의 차이에 따른 전압의 변화를 측정한다.
.
3. 기본이론
- 연산 증폭기
고증폭도를 가지고, 아날로그 신호의 가산, 감산, 적분 등의 연산이 가능한 증폭기.
연산 증폭기는 104~106배의 높은 전압이득을 갖는 자동입력, 단일 출력.. |
|
|
|
|
|
|
|
컴퓨터 하드웨어의 구성요소
목차
* 컴퓨터 하드웨어의 구성요소
Ⅰ. 중앙처리장치
Ⅱ. 기억장치
Ⅲ. 입, 출력장치
컴퓨터 하드웨어의 구성요소
컴퓨터는 기본적으로 하드웨어와 소프트웨어로 구성되며, 컴퓨터를 이용하여 원하는 작업을 수행하기 위해서는 연산을 행하기 위한 연산장치, 연산순서에 따라 연산장치의 동작 순서를 제어하는 제어장치, 그리고 연산 순서를 프로그램의 형태로 기.. |
|
|
|
|
|
|
|