전체 (검색결과 약 10,248개 중 55페이지)

 앰코테크놀로지코리아 합격 자기소개서와 면접자료 ( 8Pages )
앰코테크놀로지 코리아에서 첨단 기술과 품질 혁신을 주도하는 일원이 되어, 세계시장에서의 기업 위상을 공고히 하고, 저의 전문성을 바탕으로 반도체 산업의 미래를 선도하는 꿈을 실현하고자 합니다. 대학 시절, 반도체 공정 설계 프로젝트를 수행하던 중 팀장으로서 중요한 실수를 경험한 적이 있습니다. 구체적으로는 최신 패키징 기술과 공정 최적화에 관한 심도 있는 지식을 갖추고, 품질관리와 생산..
서식 > 자기소개서 |
기술, 공정, 반도체, 경험, 문제, 프로젝트, 앰코, 실무, 통해, 품질, , 이다, 기여, 분석, 산업, , 혁신, 협력, 참여, 되어다
 반도체 산업 PM 자기소개서와 면접자료 ( 6Pages )
이를 바탕으로 빠르게 변화하는 기술환경에서 효율적으로 일정을 관리하고, 다양한 이해관계자와 소통하며 프로젝트를 성공적으로 이끌어가는 PM 역할에도전하고자지 원하게 되었습니다. 무엇보다도 실제 반도체 부품의 생산 및 관리 경험을 통해, 기술적인 이해뿐만 아니라 협력과 조율의 중요성을 직접 체감할 수 있었습니다. 저는 다양한 현장 경험을 통해 문제 해결력과 커뮤니케이션 능력을 갖췄다고 ..
서식 > 자기소개서 |
반도체, 프로젝트, 경험, 기술, 문제, 생산, 현장, 다양하다, , 산업, pm, 관리, 발생, 변화, 실제, 역할, 소통, 일정, 통해, 해결
 LG디스플레이 공정장비 첨삭자소서 ( 12Pages )
LG디스플레이-공정장비 자기소개서 항목 LG디스플레이 및 지원 직무에 지원하는 동기에 대해 기술해 주십시오. 디스플레이 및 지원 직무 관련된 이력을 간결하게 나열해주시기 바랍니다. 저는 LG디스플레이가 목표하는 고효율, 고화질, 그리고 대면적의 OLED 패널 생산에 기여할 수 있다고 판단하여 공정장비 직무에 지원하였고, 공동의 목표 실현을 위해 다음과 같은 역량을 쌓아왔습니다. 또한, LG디스플..
서식 > 자기소개서 |
디스플레이, 지원, lg, 기업, 장비, 직무, 위해, 사례, 공정, 되어다, 통해, oled, 목표, 동기, 작성, 설계, 내용, , , 패널
 디지털논리회로 실습 보고서 - 가산기와 감산기 ( 7Pages )
논리회로 실습 보고서 - 가산기와 감산기 7486 IC와 7408 IC 핀 배치도를 참조하여 아래 회로를 구성한다. 7486과 7408의 7번 핀은 접지하며, 14번 핀은 +5V의 전압을 인가한다. 입력의 상태를 표와 같이 변화시키면서 출력 상태를 기록한다. BASC00011010101101 ▌검토▐ 실험 결과를 토대로 이 회로가 반 가산기로 동작함을 확인하여라. 입 력 출 력 XYSC00011010101101 S = X Y + XY = X⊕Y, C = XY..
리포트 > 공학/기술 |
 2025 삼성전자 DX부문 영상디스플레이사업부 회로설계 자기소개서 자소서 및 면접질문 ( 5Pages )
입사 후 초기에는 디스플레이 구동회로 및 전력제어회로 설계에 집중하고 싶습니다. 저는 입사 후 전력효율을 극대화하는 회로를 설계하여, 삼성전자가 ESG 경영의 모범사례가 되고 세계시장에서 "친환경 혁신 디스플레이"를 선도하는데 기여하고 싶습니다. 희망직무 : 영상디스플레이사업부-회로 설계 저는 회로 설계 전공자로서 화질, 전력효율, 신뢰성을 구현하는데 기여하고 싶었습니다. 캡스톤 프로젝..
서식 > 자기소개서 |
회로, 설계, 전력, 디스플레이, 효율, 경험, 싶다, 기술, 직무, , 문제, 발열, 이다, 해결, 사용, 제품, 삼성, 구현, 친환경, 영상
 삼성전자 DX부문 MX사업부 회로설계 직무 면접예상질문과 답변, 압박면접, 1분 자기소개 ( 5Pages )
회로 설계 직무의 핵심 역량은 무엇이라고 생각하나요? 회로 설계 과정에서 가장 어려운 점은 무엇이며, 이를 어떻게 극복했습니까? 삼성전자 MX사업부에서 회로 설계 직무가 중요한 이유는 무엇이라고 생각하나요? 회로 설계는 스마트폰의 '두뇌와 신경망'을 만드는 과정입니다. 이는 회로·AP·배터리의 통합설계 문제와 직결됩니다. 저는 이 문제를 해결하기 위한 전력효율화와 발열관리회로 설계가 더욱 ..
서식 > 자기소개서 |
설계, 회로, 전력, 문제, 생각, 이다, 해결, 발열, 경험, 프로젝트, 삼성, 사업, mx, 과정, 데이터, 직무, 검증, 제품, 모바일, 효율
 06년 국내 모스집적회로의 시장동향(2000년부터 2006년4분기까지) [PDF] ( 16Pages )
본 컨텐츠는 시장조사, 수요예측 전문업체인 ㈜밸류애드에서 모스집적회로에 대한 시장동향 정보입니다. 작성일자를 반드시 확인하시고, 최근에 작성된 정보를 구매하시기 바랍니다. 본 컨텐츠에서는 세세분류 : 모스집적회로에 대한 간략 개요, 산업동향(2000년부터 2006년4분기까지) 등이 기술되어 있습니다. 통계 중심으로 작성되어 있으며, <밸류애드 산업동향(2005년도) [견본]>이 무료로 제..
비지니스 > 경제동향 |
 [디지털 회로설계] Moore , Mealy Type Finite State Machine ( 9Pages )
디지털 회로설계 1. 제목 : Moore / Mealy Type Finite State Machine 2. 개요 : Moore Type과 Mealy type의 state diagram을 보고 각각의 state table과 D F/F을 이용한 회로도를 작성한 후 두 가지 모두에 대하여 각각 VHDL code를 작성하여 시뮬레이션을 수행하여 미리 예상한 결과와 비교하여 본다. 이를 통해 Moore type과 meanly type의 이해도를 높이고 그 동작을 비교하여 파악한다. D F/F의 응..
리포트 > 공학/기술 |
 신경회로망연구원 자기소개서 자소서 ( 12Pages )
신경회로망연구원 자기소개서 자소서 입니다. 신경회로망연구원 자기소개서 목차 I. 신경회로망연구원 자기소개서1 1. 성장과정 2. 성격의 장단점 3. 생활신조 4. 지원동기 및 포부 II. 신경회로망연구원 자기소개서2 1. 자기소개(생활신조, 취미/특기, 성장과정, 가정환경 등) 2. 성격의 장단점 3. 성공 및 실패경험 4. 지원동기 및 입사 후 포부 III. 신경회로망연구원 자기소개서3 1. 자기소개..
서식 > 자기소개서 |
신경회로망연구원, 자기소개서, 자소서
 공학기초물리실험 - RLC 직류회로 ( 6Pages )
공학기초물리실험 - RLC 직류회로 1. 실험목적 축전기(Capacitor) 및 인덕터(Inductor)에 직류 전압이 가해질 때 충, 방전되는 전압 및 인덕턴스 작용을 그래프로 관찰하고, 전기용량 C 와 인덕턴스 L 값이 실험값과 일치하는가를 확인한다. 2. 원 리   (1) RC 회로 (콘덴서의 충방전) 직류전압 V0가 전하가 축적되어 있지 않은 축전기 콘덴서에 인가되면, 키르히호프(Kirchhoff)의 폐회로 법칙에 의해 V0..
리포트 > 자연과학 |
 전자회로실험 - 다이오드 정류회로 ( 20Pages )
전 자 회 로 실 험 다이오드 정류회로 이 실험의 목적은 세 가지 다른 형태의 다이오드 정류회로, 즉 반파정류기, 중간탭 변압기를 사용한 전파정류기, 브리지형 전파정류기의 특성을 관찰하는 것이다. 목적 및 배경 회로의 전력 공급을 위해 교류 전원으로부터 직류 전원을 얻는 방법이 널리 사용되고 있으며 이를 정류기라 한다. 이 론 p-n 접합의 명백한 성질은 그의 단일방향성(unilateral)이다. ..
리포트 > 자연과학 |
 기초전자공학 실험 - RLC회로 ( 2Pages )
1.실험제목 - RLC회로 2.실험목표 1) 오실로스코프와 함수발생기의 사용법을 실험을 통해 익힌다. 2) 교류회로에서 저항, 콘덴서, 코일에서의 저항성분인 임피던스(impedence)를 측정하여 각 개념을 익힌다 3) 교류의 구분 특성 중 하나인 위상을 측정하여, 임피던스에 따른 위상의 변화를 이해할 수 있다 3.실험재료 - 디지털 멀티미터, 전원공급기, 오실로스코프, 함수발생기, 100Ω, 200Ω저항 4.7 ㎌..
리포트 > 공학/기술 |
 [디지털논리회로] 4비트 덧셈뺄셈기 회로 구현 ( 4Pages )
기초부터 응용까지 Verilog HDL - 다음은 4비트 덧셈 뺄셈기의 논리 회로 이다. 1. 위의 논리 회로를 Gate level modeling 방법을 사용하여 Verilog 코드를 코딩하시오. Gate level modeling module Add_Subtraction input m; input [3:0] a,b; output [3:0] s; output c,v; wire [4:1] cn ; wire [3:0] n ; xor U1(n[0],m,b[0]); xor U2(n[1],m,b[1]); xor U3(n[2],m,b[2]); xor U4(n[3],m,b[3]); FA U..
리포트 > 공학/기술 |
 기초전기회로실험 - 회로내 임의의 접합점에서의 유입전류의 합과 유출전류 사이의 관계 ( 3Pages )
실험목적 1. 회로내 임의의 접합점에서의 유입전류의 합과 유출전류 사이의 관계를 구한다. 2. (1)에서 얻어진 관계를 실험적으로 입증한다. 이론적 배경 병렬저항을 포함하는 회로의 총 전류 IT는 각 병렬가지에 흐르는 전류의 합과 같다는 것을 확인하였다. 키르히호프 전류법칙은 다음과 같이 정의된다. “회로 내 임의의 접합점에 유입되는 전류는 그 접합점에서의 유출전류와 같다.” 그리고 병렬 회..
리포트 > 자연과학 |
 [전기전자회로실험] 디지털 논리 관련 설계자료 ( 20Pages )
설계 목표 ① 숫자표시기를 이용하여 5입력을 3으로 나눈 몫과 나머지를 표현한다. ② NAND게이트와 INVERTER, 7447디코더를 이용하여 최대한 간단한 회로를 구성한다. ③ PSPICE를 이용해 출력을 예상해 본다. ④ 구현한 회로가 작동이 되지 않는다면 그 이유를 알아보고 문제를 해결하여 본다. 입력 출력에 대한 진리표 진리표 분석을 통한 MINIMIZE (1) 진리표 분석을 통한 MINIMIZE (2) 입력값 E=..
리포트 > 공학/기술 |
51 52 53 54 55 56 57 58 59 60