전체
(검색결과 약 117,043개 중 53페이지)
| |
|
|
|
 |
|
플 립 플 롭
플립플롭과 래치는 두개의 안정된 상태 중 하나를 가지는 1비트 기억소자
플립-플롭
클럭신호가 Rising 할 때만 출력값이 변함.
Edge-triggered 방식으로 동작
래치
Enable 제어신호가 ‘1’인 동안에 SR입력이 변화하면 이에 따라 출력(Q)값이 변함
Level-triggered 방식으로 동작함
보통 플립플롭과 래치를 통틀어 플립플롭이라 하는 경우도 있다.
플립플롭 : 동기식 플립플롭
래 치 : 비.. |
|
|
|
|
|
 |
|
해당 활동을 통해 계측제어 기술, 전력제어회로 설계 능력, 센서 기반 시스템 분석 역량을 키울 수 있었습니다.
저는 센서 기반회로 이해와 제어로직 설계 능력을 바탕으로, 설비의 안정운전과 제어시스템 최적화에 실질적으로 기여할 수 있습니다.
해당 사업과 관련하여 본인이 어떤 역할과 기여를 할 수 있을지 구체적으로 기술해 주십시오(500자)
저는 계측장비 해석 능력과 전기회로 설계 경험을 바탕으.. |
|
 |
제어, 기술, 설계, 설비, 시스템, 시오, 회로, 기반, 위해, 분석, 안정, 역할, 500, 역량, 데이터, 경험, 이다, 팀, 과정, 지키다 |
|
|
|
|
 |
|
분압기(Voltage Divider) 설계
1. 실험요약
분압기는 실험실이나, 가전제품 등에서 입력전압보다 낮은 전압이 필요할 때 많이 쓰이는
장치이다. 실험을 통해 고정된 전류전압원으로부터 그보다 낮은 전압을 얻는 분압기(votage divider)의 개념을 이해하며 무부하, 부하시의 분압기를 제작해봄으로써 또 분압기에 부하가 연결될 경우, 부하가 미치는 영향을 파악할 수 있어야 한다. 또한, 이를 바탕으로 .. |
|
|
|
|
|
 |
|
BCD코드,Gray코드 10진 카운터 설계
목차
1.Gray코드설명
2. BCD코드,Gray코드 10진 카운터 설계
3.카르노 맵 작성
4.회로도 구성
Gray코드란
.... |
|
|
|
|
|
 |
|
1. 개 요
○ 가산기 설계를 통한 전반적인 Modelsim, Xilinx ISE 사용법 실습
○ TEST bench, simulation 방법 이해
2. 문 제
(1) 3*8 Decoder
-Behavioral modeling
library ieee;
use ieee.std_logic_1164.all;
entity decoder is
port (x : in std_logic_vector(2 downto 0);
d : out std_logic_vector(7 downto 0));
end decoder;
architecture behavioral of decoder is
begin
process (x)
begi.. |
|
|
|
|
|
 |
|
[일반물리학 실험] 오실로스코프와 함수 발생기 실험
1.실험목적
1.함수발생기와 오실리스코프의 조작법을 읽히고 각각의 저항에 걸린 전압을 구한다.
2.RC회로에서 축전기와 저항에 걸린 전압의 위상차로 인해 그려지는 리사주 곡선을 이해한다.
2.배경이론
1)저항이 직렬로 연결된 회로에서 전압은 저항에 비례하며 저항에 걸리는 전압의 총 합은 전체전압과 같다.
2)곡선 X(t)= (Cos(wt),Cos(w’t+))로.. |
|
|
|
|
|
 |
|
1. 주 제
옴의 법칙 (전류․전압 측정)
2. 목 적
저항체와 기전력으로 구성된 회로에 걸리는 전압과 이 회로에 흐르는 전류를 전압계와 전류게로 측정하여 옴의 법칙과 키르히호프의 법칙을 확인한 후 저항을 구하고 저항 색코드를 익힌다.
3. 관련이론
옴의 법칙
1826년 G.S.옴이 발견한 물리학의 기본법칙의 하나이다. 전위차를 V, 전류의 세기를 I, 전기저항을 R라 하면, V=IR의 관계가 성립한다. .. |
|
|
|
|
|
 |
|
1. 개 요
○ 가산기 설계를 통한 전반적인 Modelsim, Xilinx ISE 사용법 실습
○ TEST bench, simulation 방법 이해
2. 문 제
(1) 3*8 Decoder
-Behavioral modeling
library ieee;
use ieee.std_logic_1164.all;
entity decoder is
port (x : in std_logic_vector(2 downto 0);
d : out std_logic_vector(7 downto 0));
end decoder;
architecture behavioral of decoder is
begin
process (x)
begi.. |
|
|
|
|
|
 |
|
실험 1
멀티미터의 사용법
1. 목적
본 실험에서는 일반 멀티미터 및 디지털 멀티미터의 기본 원리, 규격서 검토 및그 사용법을 익힌다.
2. 이론
① 일반 멀티미터의 기본 구성
일반적으로 멀티미터는 직류 전압, 교류 전압, 직류 전류 및 저항 측정의 네 가지 기본 기능의 회로로 구성되며, 이들은 영구자석을 사용하는 가동 코일형 직류 전류계 M, 배율기와 분류기 K, 다이오드 D1, 전지 E및 전환 스위치.. |
|
|
|
|
|
 |
|
CSA (Carry Select Adder) Design and Simulation
Contents 2
1. Carry-Save Number Representation 3
2. An Outline of Adder 3
2.1 Ripple Carry Adder 3
2.2 CLA (Carry Look Ahead Adder) 4
2.3 CSA (Carry Select Adder) 5
3. An Outline of CSA 6
4. A Specific Logic Design 7
4.1 Full Adder of 1 bit 7
4.2 Ripple Carry Adder of 4-bits 7
4.3 Multiplexer 8
4.4 Put Together and Merg.. |
|
|
|
|
|
 |
|
⑴제1세대 컴퓨터(first generation; 1951∼1959 : 진공관시대)
⑵제2세대 컴퓨터(second generation; 1959∼1963 : 트랜지스터 시대)
⑶제3세대 컴퓨터(third generation; 1964∼1971 : 집적회로시대)
⑵제4세대 컴퓨터(forrth generation ; 1971∼)
⑸제5세대 컴퓨터(fifth generation ;∼) |
|
|
|
|
|
 |
|
실험 목적
이번 실험은 RC시상수에 관한 실험으로서 각각 실험에 따라 시상수를 측정해보는 실험이다. 멀티미터에 일정한 볼트를 주어서 그에 따른 시간 상수를 알아 본다.
실험 이론
1. 충전(charge)
기전력에 의하여 Capacitance가 충전된다. 옆 그림과 같이 구성된 회로의 회로 방정식은 식 (1)과 같다.
(1)
전류 i 값에 옆의 식(2)를 대입하여, ...(2)
식(1)을 풀면, 식(3)을 얻을 수 있게 된다.. |
|
|
|
|
|
 |
|
일반물리학 실험 - 옴의 법칙 (전류․전압 측정)
1. 주 제
옴의 법칙 (전류․전압 측정)
2. 목 적
저항체와 기전력으로 구성된 회로에 걸리는 전압과 이 회로에 흐르는 전류를 전압계와 전류게로 측정하여 옴의 법칙과 키르히호프의 법칙을 확인한 후 저항을 구하고 저항 색코드를 익힌다.
3. 관련이론
옴의 법칙
1826년 G.S.옴이 발견한 물리학의 기본법칙의 하나이다. 전위차를 V, 전류의 세기를 I, .. |
|
|
|
|
|
 |
|
실험 목적
비저항성 회로소자인 커패시터와 인덕터에 관한 기본 성질을 이해하고, RC 또는 RL회로를 통해서 커패시턴스와 인적턴스를 측정해 본다.
실험 이론
커패시터(Capacitor)와 인덕터(Inductor)는 비저항성 소자들로서, 두 개의 대전체 사이에 형성되는 전장과 코일에 생성되는 자장 속에 각각 에너지를 저장한다. 이들 소자들은 저항과는 달리 동적(Dynamic) 특성을 보이며, 커패시턴스(Capacitanc.. |
|
|
|
|
|
 |
|
능동 여파기
[ Active Filter ]
1. 실험 목적
OP AMP를 이용하여 Low-pass Filter / High-pass Filter / Band-pass Filter 의 동작 원리를 이해하고 설계방법을 실습한다.
- 실험1. 저역통과 여파기 (Low-Pass Filter) -
2. 실험 관련 이론
가장 간단한 2차 Low-pass Filter는 VCVS (Voltage Controlled Voltage Source) 회로인데, 그 회로는 아래와 같이 구성되고, 이 회로에 대한 차단주파수는 다음.. |
|
|
|
|
|