|
전체
(검색결과 약 8,634개 중 12페이지)
| |
|
|
|
 |
|
BJT의 특성과 바이어스회로
1. 실험 목적
- 바이폴라 접합 트랜지스터의 직류 특성을 직류 등가 회로와 소신호 등가회로의 모델 파라미터들을 구한다. 그리고 바이어스 원리와 안정화를 학습하고, 전압 분할기 바이어스 회로에서 동작점의 변화에 대한 출력 파형의 변화를 실험으로 관측한다.
2. 실험 해설
- 바이폴라 접합 트랜지스터(BJT:bipolar junction transistor)는 개별회로나 집접회로의 설계에.. |
|
|
|
|
|
 |
|
1. 실험제목 : 테브닌 등가회로
2. 실험목표
테브닌 등가회로를 해석해 보고 그 결과를 실습을 통해 확인한다.
3. 실험이론
-두개의 단자를 지닌 전압원, 전류원, 저항의 어떠한 조합이라도 하나의 전압원[V]와 하나의 직렬저항[R]로 등가화하는 테브닌의 정리
전압원,전류원,2개 이상의 저항이 있는 복잡한 회로를 하나의 전압원과 하나의 저항으로 간단하게 표현하였다. 이를 테브닌의 정리라 한다.
.. |
|
|
|
|
|
 |
|
생산기술연구소 회로개발직무에 지원한 이유는 무엇인가요?
생산기술연구소에서 의회로 개발과 일반 제품 회로 개발의 차이는 무엇이라 생각하나요?
삼성전자 생산기술연구소에서 저는 기술의 정밀성과 생산성의 효율을 동시에 설계하는 회로 개발자 으성장하고 싶습니다.
그때부터 저는 제품이 만들어지는 과정을 분석하고, 설계 단계부터 양산성, 자동화 가능성, 테스트 편의성까지 고려하는 기술자이되고.. |
|
 |
회로, 설계, 생산, 기술, 성, 개발, 연구소, 제어, 제품, 장비, 테스트, 효율, 시스템, 성과, 생각, 고속, 품질, 부품, 안정, 단순하다 |
|
|
|
|
 |
|
기초전자회로실험 - 다이오드의 특성
내 용
내 용
내 용
내 용
내 용
내 용
내 용
1. 목적
- 실리콘과 게르마늄 다이오드의 특성곡선을 계산하고 , 비교하고, 그리고 측정한다.
2. 실험장비
1) 계측기
-DMM
2) 부품
-저항
(1) 1㏀
(2) 1㏁
-다이오드
(1) Si
(2) Ge
-전원
직류전원
-기판
브레드보드
3. 이론
.... |
|
|
|
|
|
 |
|
설계 목표
① 숫자표시기를 이용하여 5입력을 3으로 나눈 몫과 나머지를
표현한다.
② NAND게이트와 INVERTER, 7447디코더를 이용하여 최대한
간단한 회로를 구성한다.
③ PSPICE를 이용해 출력을 예상해 본다.
④ 구현한 회로가 작동이 되지 않는다면 그 이유를 알아보고
문제를 해결하여 본다.
입력 출력에 대한 진리표
진리표 분석을 통한 MINIMIZE (1)
진리표 분석을 통한 MINIMIZE (2)
입력값 E=.. |
|
|
|
|
|
 |
|
실험 3 RLC 공진회로
요약 - RLC직렬 회로에서 저항값변화에 따른 커패시터전압의 변화를 예상하고 실험으로 확인한다. 또한 damping ratio에 따른 다양한 출력파형에 대해 실험으로 분석해본다. 또한 주파수에 따른 출력변화를 예상하고 실험으로 확인한다.
Ⅰ. 실험의 필요성 및 배경
RLC 직렬회로에서 각각소자의 임피던스에 따른 출력파형을 예측할 수 있는 능력을 기르고 주파수 변화에 따른 filter특.. |
|
|
|
|
|
 |
|
전 자 회 로 실 험
다이오드 정류회로
이 실험의 목적은 세 가지 다른 형태의 다이오드 정류회로, 즉 반파정류기, 중간탭 변압기를 사용한 전파정류기, 브리지형 전파정류기의 특성을 관찰하는 것이다.
목적 및 배경
회로의 전력 공급을 위해 교류 전원으로부터 직류 전원을 얻는 방법이 널리 사용되고 있으며 이를 정류기라 한다.
이 론
p-n 접합의 명백한 성질은 그의 단일방향성(unilateral)이다. .. |
|
|
|
|
|
 |
|
LR회로
실험목적 및 배경이론
이론:DC 전압이 병렬의 유도기와 저항기에 적용될 때, 안정된 상태의 전류는 다음과 같이 성립될 것이다.Imax=V0/R 여기에서 는 적용된 전압이고 은 회로에서의 총 저항이다. 그러나 유도기가 전류의 증가에 반응하여 반대의 emf를 발생하기 때문에 이러한 안정된 상태의 전류를 만드는 데에는 시간이 걸린다. 전류는 지수적으로 증가할 것이고 이는 다음과 같다.
.... |
|
|
|
|
|
 |
|
반파정류회로 실험
1. 실험 목적
1) 다이오드 반파정류회로의 동작을 이해한다.
2) 반파정류회로의 입/출력 파형에 있어서 다이오드 장벽전위의 영향에 따른 형태와 첨두전압의 변화를 관찰v 한다.
2. 실험 기기 및 부품
1) 파형발생기 : 1대(정현파, 전압10[10], 주파수 60[Hz],)
2) 오실로스코프: 2채널
3) 디지털 멀티미터 : 1대4) 만능 조립기관 : 1대
5) 다이오드 : 1N4001 1개
6) 저항 : 1[k]/0.25W.. |
|
|
|
|
|
 |
|
전자회로실험 - JEFT 바이어스 회로
목 차
1. 목적
2. 실험장비
3. 이론개요
4. 실험순서
5. 토의 및 고찰
1. 목 적
고정, 자기 전압분배기 바이어스 JEFT 회로를 해석한다.
2. 실험장비
(1) 계측장비
DMM
(2) 부품
◇ 저 항
1kΩ (1개)
1.2kΩ (1개)
2.2kΩ (1개)
3kΩ (1개)
10kΩ (1개)
10mΩ (1개)
1kΩ 전위차계 (1개)
◇ 트랜지스터
JEFT 2N4116 (1개)
(3) 공급기
직류전원 공급기
.. |
|
|
|
|
|
 |
|
영상 디스플레이 회로 개발에서 가장 중요하다고 생각하는 설계 포인트는 무엇인가요?
영상디스플레이 회로 개발에서 가장 핵심적인 설계 포인트는 고속 신호의 정합성과 전원 안정성, 그리고 EMI/EMC 대응 설계입니다.
이를 위해 입사 후 초기에는 영상보드 설계, 전원회로 개발, 고속인터페이스 설계 등 개별 기능회로 설계 경험을 체계적으로 축적하고 싶습니다.
초기엔 소프트웨어 문제로 의심했으나, .. |
|
 |
회로, 설계, 디스플레이, 신호, 성, 개발, 시스템, 영상, 이다, 싶다, 기술, 전원, 고속, 경험, 되어다, 안정, 제품, 인터페이스, 모듈, 동시 |
|
|
|
|
 |
|
1.실험제목
- RLC회로의 과도 응답
2.실험목표
1) 오실로스코프와 함수발생기의 사용법을 실험을 통해 익힌다.
2) 인덕턴스와 커패시턴스의 특성을 실험적으로 이해한다.
3) RLC 회로의 과도응답 이해하고 실험으로 확인한다.
3.실험재료
- 디지털 멀티미터, 전원공급기, 오실로스코프, 함수발생기,470, 1k, 10k저항
10㎌, 0.1㎌ 커패시터 100 mH 인덕터
4.실험과정 및 결과
.... |
|
|
|
|
|
 |
|
특히, 삼성전자의 마이크로 LED, QD-OLED 등의 혁신적인 디스플레이 기술 개발 과정에 참여하여, 회로 설계 관점에서 제품의 성능을 극대화하는데 기여하고 싶습니다.
입사 후에는, AI 기반 화질보정회로 설계 및 전력효율 최적화를 위한 저전력 신호처리 기술을 연구하며, 삼성전자 디스플레이 제품이 세계 최고의 성능을 유지할 수 있도록 기여하고 싶습니다.
디스플레이 회로 설계에서 저전력 기술이 중.. |
|
 |
디스플레이, 기술, 회로, 설계, 전력, 싶다, 제품, 연구, 최적화, 경험, 영상, 개발, 신호, 효율, 삼성, 기여, 공급망, 더욱, 성, 전송 |
|
|
|
|
 |
|
1. 실험목적
-테브난 등가회로를 손으로 계산해보고 그 결과를 실습을 통해 확인한다.
2. 이론
3. 실험준비물
- power supply, bread board, multimeter, 저항, 전선, 리드봉
4. 실험 방법
1. 빵판(Bread Board)에 [그림 1]과 같은 회로를 구성한다. (실험 시 5kΩ의 저항이 없어 4.7kΩ의 저항으로 대체하여 실험을 하였다.)
2. 파워서플라이의 전압을 10V에 맞춘 상태에서 Voc와 Rth의 값을 테브난의 .. |
|
|
|
|
|
 |
|
실험. 디지털-아날로그 (D/A) 변환기
1.Orcad 결과
[회로도]
[디지털 입력 신호 파형들]
[단조롭게 증가하는 디지털 입력에 대한 아날로그 출력]
2.결과 값
[왼쪽]
디지털
입력 D
b1
00001111
b2
00110011
b3
01010101
아날로그출력
Vo[V]
0.0001
-0.2648
-0.5325
-0.7975
-1.0614
-1.3264
-1.5938
-1.8587
(이론 계산 결과) Vo = -{(b1/)+(b2/)+(b3/)}
000 = -{(0/2)+(0/4)+(0/8)} = 0v
.... |
|
|
|
|
|
|
|