전체 > 리포트 > 공학/기술
디지털논리회로 실습 보고서 - 불 대수와 드모르간의 정리디지털논리회로 실습 보고서 - 불 대수와 드모르간의 정리  디지털논리회로 실습 보고서 - 불 대수와 드모르간의 정리 ( 9Pages )
디지털논리회로 실습 보고서 - 불 대수와 드모르간의 정리
논리회로 실습보고서 - 불 대수와 드모르간의 정리 7400 IC 핀 배치도를 참조하여 4개의 NAND 게이트 중 2개를 선정하여 아래 회로를 구성한다. 7400의 7번 핀은 접지하고, 14번 핀은 +5V의 전압을 인가한다. 1번 핀과 2번 핀에 입력신호를 넣고 3번 핀과 6번 핀에서 각각 출력을 관찰한다. 입력의 ..
리포트 > 공학/기술 |
태그 :
디지털논리회로 실습 보고서 - 멀티플렉서와 디멀티플렉서디지털논리회로 실습 보고서 - 멀티플렉서와 디멀티플렉서  디지털논리회로 실습 보고서 - 멀티플렉서와 디멀티플렉서 ( 4Pages )
디지털논리회로 실습 보고서 - 멀티플렉서와 디멀티플렉서
논리회로 실습 보고서 - 멀티플렉서와 디멀티플렉서 7420과 7404 IC 핀 배치도를 참조하여 아래 그림과 같은 4X1 멀티플렉서 회로를 구성한다. 여기서 7420은 3개를, 7404는 1개를 사용한다. 7420과 7404의 7번 핀은 접지하고, 14번 핀은 +5V의 전압을 인가한다. 입력의 상태를 표와 같이 변화시키..
리포트 > 공학/기술 |
태그 :
디지털논리회로 실습 보고서 - 논리식의 간소화디지털논리회로 실습 보고서 - 논리식의 간소화  디지털논리회로 실습 보고서 - 논리식의 간소화 ( 4Pages )
디지털논리회로 실습 보고서 - 논리식의 간소화
논리회로 실습 보고서 - 논리식의 간소화 다음 그림과 같이 3개의 입력을 가지는 Majority function(입력 변수 중 다수가 논리 ‘1’을 가질 때 출력변수는 논리 1이 된다)을 이행하는 논리회로가 있다. xyzF00000010010001111000101111011111 ① 출력 F가 1이 되는 경우를 카르노 맵으로 표시하고 ..
리포트 > 공학/기술 |
태그 :
디지털논리회로 실습 보고서 - 기본 논리 게이트디지털논리회로 실습 보고서 - 기본 논리 게이트  디지털논리회로 실습 보고서 - 기본 논리 게이트 ( 6Pages )
디지털논리회로 실습 보고서 - 기본 논리 게이트
논리회로 실습보고서 - 기본 논리 게이트 7404 IC 핀 배치도를 참조하여 6개의 게이트 중 1개를 선정하여 그림의 NOT 게이트 회로를 구성한다. 7404의 7번 핀은 접지하고, 14번 핀은 +5V의 전압을 인가한다. 1번 핀에 입력신호를 넣고 2번 핀에서 출력을 관찰한다. 입력의 상태를 표와 같이 변화시..
리포트 > 공학/기술 |
태그 :
디지털논리회로 실습 보고서 - 불 대수와 드모르간의 정리디지털논리회로 실습 보고서 - 불 대수와 드모르간의 정리  디지털논리회로 실습 보고서 - 불 대수와 드모르간의 정리 ( 9Pages )
디지털논리회로 실습 보고서 - 불 대수와 드모르간의 정리
논리회로 실습보고서 - 불 대수와 드모르간의 정리 7400 IC 핀 배치도를 참조하여 4개의 NAND 게이트 중 2개를 선정하여 아래 회로를 구성한다. 7400의 7번 핀은 접지하고, 14번 핀은 +5V의 전압을 인가한다. 1번 핀과 2번 핀에 입력신호를 넣고 3번 핀과 6번 핀에서 각각 출력을 관찰한다. 입력의 ..
리포트 > 공학/기술 |
태그 :
디지털논리회로 실습 보고서 - 가산기와 감산기디지털논리회로 실습 보고서 - 가산기와 감산기  디지털논리회로 실습 보고서 - 가산기와 감산기 ( 7Pages )
디지털논리회로 실습 보고서 - 가산기와 감산기
논리회로 실습 보고서 - 가산기와 감산기 7486 IC와 7408 IC 핀 배치도를 참조하여 아래 회로를 구성한다. 7486과 7408의 7번 핀은 접지하며, 14번 핀은 +5V의 전압을 인가한다. 입력의 상태를 표와 같이 변화시키면서 출력 상태를 기록한다. BASC0000011010101101 ▌검토▐ 실험 결과를 토대로 이 ..
리포트 > 공학/기술 |
태그 :
디지털 논리 설계 - Altera Max+plus II 스탑워치 설계디지털 논리 설계 - Altera Max+plus II 스탑워치 설계  디지털 논리 설계 - Altera Max+plus II 스탑워치 설계 ( 14Pages )
디지털 논리 설계 - Altera Max+plus II 스탑워치 설계
디지털 논리설계 Stop Watch 목 차 개 요 설계내용 결과 시연 개 요 강의시간에 배운 이론을 바탕으로 실제 상품화 될 수 있는 하드웨어를 Altera Max+plus II 프로그램을 사용하여 설계한 팀 프로젝트 결과입니다. 상세회로 구성 블록도 설 계 내 용 입 력 - CLK : 클럭입력 (100Hz) - CLEAR :..
리포트 > 공학/기술 |
태그 :
동물조직학 - 입에서 항문까지 소화기계의 조직학적인 정리동물조직학 - 입에서 항문까지 소화기계의 조직학적인 정리  동물조직학 - 입에서 항문까지 소화기계의 조직학적인 정리 ( 12Pages )
동물조직학 - 입에서 항문까지 소화기계의 조직학적인 정리
입에서 항문까지 소화기계의 조직학적인 정리 1.소화기계 (Digestive System ) 소화기계는 소화관(alimentary canal)과 부속기관(accessory organ)으로 구성된다. 위장관(GI tract)이라고도 하는 소화관은 음식을 더 작은 입자로 분해하여 소화시키며, 소화된 것을 흡수한다. 소화관은 입, 인두, 식..
리포트 > 공학/기술 |
태그 :
단지계획 조사 - 생태 주거단지 사례 조사단지계획 조사 - 생태 주거단지 사례 조사  단지계획 조사 - 생태 주거단지 사례 조사 ( 14Pages )
단지계획 조사 - 생태 주거단지 사례 조사
생태주거단지사례 남양주 생태주거단지 사업지 개요 사 업 명 : 남양주 화도 효성해링턴 플레이스 공급위치 : 남양주시 화도읍 월산리 산70-5번지 외 19필지(월산4지구) 대지면적 : 31,587.1㎡[아파트지분면적:31,033.3㎡(조합분:21,281.12㎡, 일반분:9,752.18㎡), 근린생활시설지분면적:553.8㎡] 공..
리포트 > 공학/기술 |
태그 :
기초회로실험 - 중첩의 정리기초회로실험 - 중첩의 정리  기초회로실험 - 중첩의 정리 ( 5Pages )
기초회로실험 - 중첩의 정리
중첩의 정리 1. 실험 목적 - 중첩의 정리를 실험적으로 입증한다. 2. 기본 이론 (a) (b) (c) - 위 그림 a는 두 개의 전압원 과 을 갖는 회로, b와 c는 각각 a의 회로에서 , 를 제외한 회로이다, - (a)에 흐르는 전류는 회로 b에서 흐르는 전류와 회로 c에서 흐르는 전류의 대 수적 합이다. ..
리포트 > 공학/기술 |
태그 :
131 132 133 134 135 136 137 138 139 140
화학실험 - 비타민 C의 정량
결과 - 요오드 적정법
RC 저역통과 및 고역통과 ..
전자회로설계 - 저역통과 ..
전자회로 4가지 필터 실험
디지털공학 실험 - 수 체..
디지털 논리회로 설계 및 ..
기초실험 - 마이크로미터..
[미래정보기술의 이해 중..
컴퓨터 발전역사 및 각 세..
자율주행자동차 도입 찬성..
드론 활용사례와 드론의 ..
4차산업혁명 기술 도입사..