[기본회로] D 플립플롭을 사용하여 10진수 카운트 설계 이론
리포트 > 공학/기술
[기본회로] D 플립플롭을 사용하여 10진수 카운트 설계 ..
한글
2013.07.19
6페이지
1. [기본회로] D 플립플롭을 사용하여 10진수 ..
2. [기본회로] D 플립플롭을 사용하여 10진수 ..
[기본회로] D 플립플롭을 사용하여 10진수 카운트 설계 이론
D 플립플롭을 사용하여 10진수 카운트 설계 이론

기본이론
플립플롭 이란
- 플립플롭은 2진 부호 0또는 1을 기억하는 최소 기억 소자이다.
플립플롭은 입력 신호를 변경하지 않는다면 일단 기억된 정보는 계속
유지된다.
- 입력 신호 외에 출력에 영향을 주는 클록(Clock) 펄스의 유무에 따라
비동기식 플립플롭과 동기식 플립플롭으로 구분된다.

D 플립플롭 이란
- 입력 신호 D가 출력 신호 Q에 그대로 전달되고
Q 는 Q값의 반대로 출력되는 특성을 가지고 있는 플립플롭이다.
- 클록 펄스가 0이면 High impedance가 되어 전체가 동작 불능이 되고
클록 펄스가 1인 상태에서 동작한다.

D 플립플롭(NAND 게이트형)
회로도
블록도
특성표

입력
출력
CP
DQQ0XXX10011110

D 플립플롭의
파형도

10진수 카운트 설계 이론
1. D 플립플롭 4개를 사용하여 4bit 16진수 카운트를 설계한다,
(회로도 2-1참고)
2. 16진수 카운트는 2진수 ‘0000’에서 ‘1111’까지 설계되어 있다.
이 설계를 10진수 카운트인 2진수 ‘0000’에서 ‘1001’까지 설계하기
위해 11진수의 마지막인 ‘1010’에서 비동기시 Nand gate를 사용한다.
3. Nand gate는 두 입력이 ‘1’과 ‘1’일때만 출력값이 ‘0’이되고, 다른
입력엔 출력이 무조건 ‘1’이 나온다. 이 특성을 이용하여 D 플립플롭을
0으로 초기화하는 CLR입력단자에 Nand gate의 출력단자를 연결한다.
(여기서 CLR이란, CLEAR의 뜻으로 D 플립플롭 안에 기억된 값을
‘0’으로 초기화 시킬 수 있는 입력단자이다.
이 외에 PR이라는 입력단자도 있는데 이 입력단자는 PRESET의 의미로
....
순서 논리회로 설계 디지털 공학-플립플롭ppt
반가산기및전가산기 [Verilog프로그래밍]D래치, 플리플롭, shift re..
디지털공학 - 논리 함수의 간략화 및 7-Segment 논리회로 설계 및 실험 - 가산기와 감산기
[디지털공학] 예비보고서 - 플립플롭 N진 카운터 및 10진 카운터
실험보고서 - 마이크로컨트롤러 기능; 타이머와.. RS 및 D Flip Flop JK 및 T Flip Flop 발표 자료
순서회로 [전자공학] N체분계수기와 10진계수기 Shift Re..
[디지털 시스템] 디지털 시계 제작 할리 갈리 회로설계
 
[디지털공학] 예비보고서 - 플..
수준측량 보고서
기본측량학실습 - 수준측량
공조설비설계 물량산출-덕트
물리학 실험 - 당구의 역학[충..
공학윤리 - 공학에서의 책임
공학윤리 사례 분석