전체 (검색결과 약 4,135개 중 64페이지)

 전기공압 및 PLC제어 ( 55Pages )
1 목 차 전기공압제어 전기의 기본 : 전기란,직류·교류전압,직류회로,교류회로 시퀀스제어의 개요 스위치의 종류 : 리드스위치,근접센서,정전용량센서,고주파센서,리미트스위치 릴레이(전자계전기) : 릴레이구조,릴레이a접점구조, 릴레이b접점구조, 릴레이c접점구조, 전자밸브의 종류 : 5/2편측전자밸브, 5/2양측전자밸브 시퀀스기초회로 : AND회로,OR회로,NOT회로,자기유지회로,인터록회로,한시동작타이머..
리포트 > 공학/기술 |
 전자회로실험 - 접합다이오드 결과 리포트 ( 5Pages )
대학 전자회로 실험 결과 리포트 접합다이오드 실험일시 : 실험시간 : 담당교수 : 실험부품 : 직류전원장치, 멀티미터, 다이오드(1N4001), 저항(250, 4.7k, 10M) 실험이론 1.다이오드의 원리 접합 다이오드는 한방향으로만 전류를 흐르게 하는 반도체 소자이다. 종류에는 P형과 N형 실리콘을 서로 결합한 접합 다이오드이다. 용도는 정류기, 통신용 수신기 회로의 검파기등으로 사용된다. 2.다이오드의 ..
리포트 > 자연과학 |
 실험보고서 - 중첩정리 실험 ( 5Pages )
실험의 목적 두 개 이상의 전압원을 가진 선형회로에 중첩정리를 적용한다. 두 개의 전압원을 가진 회로를 구성하여 회로에 흐르는 전류와 전압을 구하고 측정을 통해 계산값이 맞는지 확인한다. 사용기기 및 부품 ∙파워 서플라이, 직류 전류계 ∙멀티미터(DMM) ∙저항: 4.7㏀, 6.8㏀, 10.0㏀, 100Ω, 200Ω, 300Ω 각 1개씩 관련 이론 어떤 것을 겹친다(superimpose) 는 것은 어떤 물건 위에 다른 물건을 ..
리포트 > 자연과학 |
 미적분기 ( 8Pages )
1. 제목 : 미적분기 2. 목적 :신호증폭에 관련된 실험도구들에 대해 알고 활용법을 익힌다. 계측 회로 (미․적분 회로)를 직접 구성하여 보고 그 원리를 이해한다. 구성한 회로로 입력신 호가 미․적분 되어 출력되는 것을 확인한다. 3. 기본이론 (1) 미분기 : -입력신호의 시간적 변화율(시간미분)에 비례하는 출력을 내는 회로. -왼쪽 회로는 제한된 고주파 이득을 가지는 미분기이다. (높은 주파수에..
리포트 > 공학/기술 |
 회로이론 - 저항측정기 및 전압측정기 설계 ( 6Pages )
저항측정기 및 전압측정기 설계 - 목 차 - 1. 설계 프로젝트 목적 2. 설계 프로젝트 목표 3. 설계 프로젝트 구성요소 및 제한 요소, 구현 사양 (spec) 4. 설계 프로젝트 운영 계획 및 실적 5. 설계프로젝트 진행 일정 계획 및 실적 6. 관련 이론 및 상세 구현 과정 7. 기능 블록 설계서 8. 소자/부품 목록 9. 설계 프로젝트 최종 구현 결과물 10. 설계 프로젝트 결과물 성능 분석 및 평가 11. 결과물의 개..
리포트 > 자연과학 |
 전자회로 설계 - MOSFET 차동 증폭기 설계 ( 9Pages )
목 차 1. 설계 주제 2. 설계 목적 3. 설계 내용 4. 차동 증폭기란 5. 이론을 사용한 설계 (1) 설계회로 (2) 설계수식 1) 수식 2) 수식 3) 공통모드 이득계산 4) 차동모드 이득계산 5) CMRR 수식 6) MOSFET 트랜지스터 포화상태 확인 6. P-spice를 활용한 설계 시뮬레이션 (1) Trans (공통모드 / 차동모드) 해석 (2) AC sweep (공통모드 / 차동모드) 해석 (3) 이론값들과 시뮬레이션 값 오..
리포트 > 공학/기술 |
 임피던스 측정 ( 5Pages )
제목:임피던스 측정 (R-L-C회로) 1.제목 임피던스 측정(R-L-C회로) 2.날짜 1994년 11월 15일 3.목적 저항, 코일, 콘덴서로 구성된 교류 회로에서 저항값 R과 인덕턴스 L, 커패시턴스 C를 각각 측정하고, 직렬 R-L-C회로의 임피던스를 구한다. 4.실험원리 교류는 직류와 달리 전류의 방향이 일정치 않고 주기적으로 변화한다. 이것은 식으로 다음과 같이 표현된다. () () 다음과 같은 회로를 생각해 보..
리포트 > 자연과학 |
 기초전자실험 - 옴의 법칙 ( 3Pages )
1. 실험 제목 - 옴의 법칙 2. 실험 목표 옴의 법칙에 대해서 알아보고, 실제로 실험을 통해 적용시켜 보자. 3. 실험 재료 1) 사용 기기 - 디지털 멀티미터 - 전원공급기 2) 사용 부품 - 4.7 ㏀, 10 ㏀저항 4. 실험 과정 1) 다음과 같은 실험 회로를 구성함. 그림 4. 직렬 저항 회로 2) 전류 i의 값을 측정. 3) 두 개의 저항 양단에 걸리는 전압의 크기를 측정. 4) 2),3)의 결과로부터 저항을..
리포트 > 자연과학 |
 전자회로실험 - 공통이미터 증폭기와 이미터 폴로어의 조합 ( 7Pages )
공통이미터 증폭기와 이미터 폴로어의 조합 1. 실험목적 이 실험의 목적은 공통이미터 증폭기와 이미터 폴로어를 조합한 증폭기의 동작특성을 알아보는 것에 있다. 즉 컬렉터로부터 얻는 출력신호에 관한 한 전압이득이 1이면서 입력신호와의 위상차가 180°인 공통이미터 증폭기의 특성과 이미터 폴로어로부터 얻은 출력신호와 입력신호의 위상이 같음을 확인하는 것에 있다. 2. 배선(회로)도 [그림 1] ..
리포트 > 공학/기술 |
 논리회로설계 - 영상 스크램블러 ( 28Pages )
논리회로설계 프로젝트 자유주제 : 영상 스크램블러 작품설명 요즘 시대적으로 보안이라는 말에 상당히 민감하다 해킹을 당하여 정보를 도난당하는등 사회적으로 문제가 대두되고 있는데, 만약 전송되는 데이터를 암호화하여 전송하고 다시 수신측에서는 그 암호화와 같은 알고리즘으로 수신을 하면 도중에 정보를 가로채가더라도 암호알고리즘을 알지못하면 무용지물이 되어 정보보호가 조금더 되지않을..
리포트 > 공학/기술 |
 일반물리학 실험 - RLC 임피던스 ( 3Pages )
1. 제목 : RLC 임피던스 2. 목적 : 저항, 인덕터 및 축전기로 구성된 교류회로에서 주파수에 따라 변화하는 , 를 각각 측정하고, RLC회로의 임피던스 Z를 구한다. 3. 이론 : 직류(DC)회로에서 전류는 같은 방향으로 흐른다. 교류(AC)회로에서 전류는 한쪽 방향으로 잠깐 흘렀다가 방향을 바꾸어 역방향으로 같은 시간 동안 흐르고는 다시 방향을 바꾼다. 이러한 변화는 1초에 여러차례 반복 된다. 60Hz의 ..
리포트 > 자연과학 |
 전자기초실험 - 중첩정리 ( 7Pages )
개요 ■ 실험목적 ■ 실험재료 ■ 이론요약 ■ 실험순서 ■ 실험데이터 ■ 결론 및 고찰 중첩정리 ■ 실험목적 이 실험을 통해 다름을 할 수 있도록 한다. 1.두 대 이상의 전압원을 가진 선형회로에 중첩정리를 적용한다. 2.두 개의 전압원을 가진 회로를 구성하여 회로에 흐르는 전류와 전압을 구하고 측정을 통해 계산값이 맞는지 확인한다. ■ 실험재료 저항 : 4.7, 6.8, 100.0 각 1개씩 ■ 이론요약 ‘..
리포트 > 자연과학 |
 실험2 전기회로에서 저항의 연결 ( 13Pages )
1. 실험목적 2. 장비 및 부품 4. 실험 5. 고찰 6. 실험후기 1. 실험목적 1) 저항의 직렬 및 병렬연결 시 합성 저항 값에 대하여 이해한다. 2) 저항의 직렬연결 시 전압과 저항의 관계를 알아본다. 3) 저항의 병렬연결 시 전류와 저항의 관계를 알아본다. 4) 옴의 법칙이 성립하는가를 실험을 통하여 확인한다. 5) KCL과 KVL 법칙이 성립하는가를 실험을 통하여 확인한다. 6) 전압분배법칙과 전류분배법..
리포트 > 공학/기술 |
전기회로에서 저항의 연결, 전기회로, 저항, 저항의 연결, 전기공학, 전기공학 실험, 전기회로에서 저항의 연결, 저항의 직렬, 저항의 병렬연결, 저항의 관계
 전가산기와 전감산기 ( 4Pages )
2.목적: 전가산과 전감산의 산술연산을 실행하는 회로의 설계법에 대해 공부한다.
리포트 > 공학/기술 |
 [디지털 회로 설계] 4-Bit D Flip Flop 설계 ( 8Pages )
디지털 회로설계 1. 제목 : 4-Bit D Flip Flop 설계 2. 개요 : 1) 목적 : 1 bit flip flop을 통해 4 bit flip flop을 VHDL과 logic gate로 설계한다. 이 과정에서 VHDL의 process의 사용법을 익히고, logic gate의 구현과 process로의 구현의 차이점을 비교해 본다. 2) 방법 : [1-bit flip flop] (1) 입력이 D, Preset, Clear, Clock이고 출력이 Q, notQ인 1 bit D F/F을 VHDL 언어로 설계한다. (2) ..
리포트 > 공학/기술 |
61 62 63 64 65 66 67 68 69 70