|
전체
(검색결과 약 2,925개 중 6페이지)
| |
|
|
|
 |
|
논리회로 실습 보고서 - 인코더와 디코더
7408 IC와 7404 IC 핀 배치도를 참조하여 그림과 같은 디코더 회로를 구성한다. 7408과 7404의 7번 핀은 접지하며, 14번 핀은 +5V의 전압을 인가한다. 입력 A,B의 상태를 표와 같이 변화시키면서 출력 상태를 기록하여.
AB
D0
D1
D2
D3
001000010100100010110001
▌검토▐ 이 실험 회로에서 Active High로 동작하는 인에이블(Enable) 단자를 추가하려는 경우 변경.. |
|
|
|
|
|
 |
|
GATE 논리회로
1. 논리회로(Logic Circuit)
― 2진 정보를 기반으로 AND, OR, NOT 등과 같은 논리 연산에 따라 동작을 수행하는
논리소자들을 사용하여 구성된 전자회로.
2. 논리회로의 분류
1) 조합논리회로(Combinational logic circuit)
회로의 출력 값이 입력 값에 의해서만 정해지는 논리회로로서 기억능력이 없다. (반가산기, 전가산기, 디코더, 엔코더, 멀티플렉서, 디멀티플렉서)
2) 순서논리회.. |
|
|
|
|
|
 |
|
첨부 자료는 가정용 Analog boombox 에서 CDMP3를 CD 또는 USB로 부터 파일을 읽어서
Play하는 제품에 대한 reference 회로도 임.
따라서, 기업 또는 개인이 이러한 제품을 설계 및 제품 생산 등을 하기 위해서 필요하며
EMI,ESD등이 이미 회로에 적용되어 있슴. |
|
|
|
|
|
 |
|
실험 목적
1. 병렬회로에서 총 저항과 가지 저항 사이의 관계를 실험적으로 입증한다.
이론적 배경
전압 V에 연결되어 동일한 전류 IT가 흐르는 단일 저항기가 구해진다면 이 저항기의 값은 세 개의 병렬 저항기의 등가가 될 것이다. 그리고 저항계로 저항을 측정하기 전에는 항상 전원을 저항기로부터 분리시켜야 한다. V에 직렬 연결된 회로를 끊고 여기에 전류계를 연결하면 V에 의해 공급되는 총 전.. |
|
|
|
|
|
 |
|
노턴의 정리
1. 실험목적
⑴ 한 개 또는 그 이상의 전압원을 가지는 직류 회로에서 노턴의 정전류원 IN과 노턴의 전류원 저항 RN의 값을 확인한다.
⑵. 두 개의 전압원을 가지는 복잡한 직류 회로망의 해석에 있어 IN과 RN의 값을 실험적으로 확인한다.
2. 실험이론
(1) 노턴의 정리
테브냉의 정리는 원 회로를 내부저항 RTH와 직렬로 정전압원 VTH를 포함하는 간단한 등가회로로 변환함으로써 복잡한 회.. |
|
|
|
|
|
 |
|
RLC 회로의 이해
차 례
1. 탐구 동기 및 목적
가. 탐구 동기
나. 탐구 목적
2. 이론적 배경
가. RC회로
나. RL회로
다. RLC 회로
라. 공 진
3. 탐구내용 및 과정
가. 가설 설정
나. 실험 장치 및 준비물
다. 실험 방법
4. 탐구결과 및 분석
가. 환산 값 데이터 및 분석
5. 결론 및 고찰
6. 참고문헌
1. 탐구 동기 및 목적
가. 탐구동기
RLC 회로에 대한 성질과 공진에 대해서 탐구하고 RLC 회로.. |
|
|
|
|
|
 |
|
외주지연율비교표
No.
기업명
①
발주건수
②
지연건수
③=②÷①
지연율
④
전월지연율
대전월비
(증감)
계
평균
|
|
|
|
|
|
 |
|
실험. Timer LM555실험 : 비안정 바이브레이터
1.Orcad 결과
[ RA = 4.7k , RB = 4.7k 일때 ]
-회로-
-파형-
[ RA = 4.7k , RB = 2.35k 일때 ]
-회로-
-파형-
[ RA = 4.7k , RB = 9.4k 일때 ]
-회로-
-파형-
[ Astable operation (비안정 발진 동작)]
-회로-
-파형-
2. 실험 결과 값과 이론 값 비교
[ RA = 4.7k , RB = 4.7k 일때 ]
D = = = = 0.33
이론 값 : 33%
실험 결과 값 : 100% - 67.31% = .. |
|
|
|
|
|
 |
|
[전기회로 검사법] PSpice 사용법
1. PSpice 일반
1-1. PSpice 란
전기, 전자 및 디지털 회로 등을 설계 할 경우에는 회로 특성을 평가할 수 있는 정확한 방법이 필요하다. 이러한 회로를 직접 제작하여 실험할 수도 있지만, 회로 구성 및 특성 해석에 많은 시간과 계측장비 및 경비가 필요하기 때문에 실제로 회로를 제작하기 전에 컴퓨터를 이용하여 계산하고, 측정, 평가하는 과정을 거치는 것이 현재 .. |
|
|
|
|
|
 |
|
납기지연에 대한 사과문
주식회사
문서번호 :○○제○○-○○호 20 년월일
수신:○○(주) 대표이사
제목: 납기지연에 대한 사과
1. 귀사의 무궁한 발전을 축원하며 평소의 각별하신 성원에 깊이 감사드립니다.
2. 이번에 귀사의 주문 ○○○의 납기가 지연되어 대단히 송구하오며 진심으로 사과 드립니다. 주문계약서상의 예정 기일내에 분명히 납품할 수 있었습니다만, 지난번 당사의 경미스런 화재가 발생되어 생 |
|
|
|
|
|
 |
|
해외출장지연
항공구간변경
사유서
20 년월일( 요일)
소속부서
과장
부장
부본부장
본부장
결재부서
담당
과장
부장
이사
사장
인적사항
소속
급호
성명
목적지
출장목적
출장일정
당초계획일정
실행일정
지연기간
비고
--
박일
지
연
사
유
항공표변경내역
구분
당초계획
변경내역
항공구간
항공료
변경사유
|
|
|
|
|
|
 |
|
일반물리실험 결과보고서
실험 제목 RLC 회로
보고자
보고 일자
※ 1. 실험 목적 ~ 3. 방법 부분은 매뉴얼과 다른 내용으로 기록하고자 할 때만 기록하시오.
1. 실험 목적
.... |
|
|
|
|
|
 |
|
트렌지스터 직류 바이어스 실험
실 험 일 자
지도교수
실 험 자
소 속
학 번
성 명
실 험 목 적
트랙지스터의 여러 가지 바이어스 회로를 구성하고 분석함으로써 직류
바이어스에 대한 개념을 명확히 한다.
실 험 기 기
및
부 품
디지털 멀티미터
파워 서플라이
브레드보드
트랜지스터
저항 330 , 470 , 1, 2, 4.7,
6.8 , 33 , 47 , 1 ,
1 대
1 대
1 [EA]
2 [EA]
각각 1 [EA]
실 험 방 법
6.5.1 베이.. |
|
|
|
|
|
 |
|
Metal Oxide Semiconductor IC, Metal Oxide Semiconductor, Metal Oxide IC, Metal Semiconductor IC, Oxide Semiconductor IC, Metal, Oxide, Semiconductor, IC, 엠오에스, 집적, 회로, 집적회로, IC, 아이씨, 아이시, 일관, 공정, 일관공정, 일관공정집적회로, MOS집적회
1995년 1분기부터 2002년 3분기까지 분기별 MOS집적회로(일관공정)의 생산, 출하(내수, 수출) 재고 현황 및 전년대비 증감율 표와 .. |
|
 |
Metal Oxide Semiconductor IC, Metal Oxide Semiconductor, Metal Oxide IC, Metal Semiconductor IC, Oxide Semiconductor IC, Metal, Oxide, Semiconductor, IC, 엠오에스, 집적, 회로, 집적회로, IC, 아이씨, 아이시, 일관, 공정, 일관공정, 일관공정집적회로, MOS집적회 |
|
|
|
|
 |
|
신경회로망연구원 자기소개서입니다.
목차
I. 신경회로망연구원 자기소개서1
1. 성장과정
2. 성격의 장단점
3. 학창시절 및 사회활동
4. 지원동기 및 입사 후 포부
II. 신경회로망연구원 자기소개서2
1. 성장과정
2. 성격의 장단점
3. 사회생활 및 연수경험
4. 지원동기 및 포부
... |
|
|
|
|
|
|
|