전체
(검색결과 약 9,559개 중 18페이지)
| |
|
|
|
 |
|
오디오 증폭기 주파수 응답 및 차동 증폭기
C
ONTENTS
목 적
2. 이 론
3. 사용부품 및 계기
실 험 방 법
목적
1.
(1)오디오 증폭기의 주파수 응답 특성 측정
(2)오디오 증폭기의 주파수 응답에 대한 부궤환 회로의
영향 분석
(3)차동 증폭기의 입력신호에 대한 출력신호의 파형 및
위상 비교 측정
이론
2.
주파수 응답
1.
오디오 증폭기의 특성은 입력신호가 주어였을 때 오디오 주파수 영역내의 .. |
|
|
|
|
|
 |
|
목 적
베이스공통증폭기와 이미터 폴로워를 구성, 측정하여 그 특성을 이해, 확인한다.
이 론
(1) 베이스공통증폭기
전류증폭도는 1보다 약간 작으나 전압증폭도는 이미터 공통의 경우만큼 크다. 또, 입력저항은 대단히 낮고 출력저항이 대단히 높다. 이미터공통증폭기의 경우와 마찬가지로 이 증폭기의 제반특성은 h-파라미터나 T-등가회로에 의해서 해석할 수 있다. 여기서도 h-파라미터에 의해서 해.. |
|
|
|
|
|
 |
|
공통 에미터 트랜지스터 증폭기
1. 실험 목적
○ 공통에미터 증폭기에서 AC와 DC 전압을 측정한다.
부하 및 무부하 동작에 대한 전압증폭(), 입력 임피던스(), 출력 임피던스()를 측정한다.
2. 이론
○ 공통-에미터(CE)트랜지스터 증폭기회로는 널리 사용된다. 이것은 높은 전압이득(전형적으로 10에서 100)을 공급하고, 입력 임피던스가 크고 출력 임피던스가 비교적 작다. 교류신호 전압이득은 다음으로써.. |
|
|
|
|
|
 |
|
래치와 플립플롭
1. 실험 목적
- SR 래치와 D 래치에 대한 논리회로를 이해하고, 각 래치에서 출력을 예측할 수 없는 경우를 분석한다. 주종 JK 플립플롭과 에지트리거 JK 플립플롭의 구조와 동작원리를 이해한다.
2. 실험 해설
A. Latches/Filp-flops
- 기본적인 기억소자로서 1비트의 정보를 저장할 수 있는 가장 간단한 형태가 래치회로이다. 래치는 모든 입력신호의 변화에 대해 clock 펄스와 관계.. |
|
|
|
|
|
 |
|
(간이과세,과특,면세)포기자관리대장입니다.
(간이과세, 과특, 면세) 포기자관리대장
출력구분:
출력일자: //
청명:
페이지:
세무서명:
단위: (원)
결재
포기신청일자
사업자
업종
개업일자
포기하고
자 하는
과세기간
과세표준
비고
서장
과장
주무
사업장
주민등록번호
업태
직전년도
2차연도
총괄납부승인번호
상호
성명
사업자등록번호
종목
1차연도
3차연도 |
|
|
|
|
|
 |
|
1. 제목 : Pspice 사용법 및 시뮬레이션 실습
2. 목적
전자회로 실험을 위해 필수적인 ORCAD의 Pspice 도구를 이용하는 법을 익혀 간단한 회로를 설계하고 다음의 시뮬레이션을 시행하고 분석한다. DC sweep, DC Parametric Sweep, Frequency Response, Transient.
3. 이론
(1) opamp
이상적인 opamp의 입력 저항은 ∞, 출력 저항은 0, open loop gain은 ∞이며, V+와 V-의 값이 동일하고, 입력의 전류 .. |
|
|
|
|
|
 |
|
전압 분배 바이어스
목차
입·출력 결과 비교
회로도 및 실구현 회로
증폭기 회로 설계
에미터 소신호 증폭기란
회로설계 목적
잘못된 점 결과보고
회로 설계 목적
수업시간 중 익힌 회로 및 계산법을 이용하여 에미터 소신호
증폭기 구현.
입력 값 대비 출력 값 이득율이 10배에 가깝게 증폭 되도록
설계.
회로 설계 완료 후 주파수를 올려 이득율이 감소하는 수치 확인.
에미터 소신호 증폭기란
... |
|
|
|
|
|
 |
|
종합토지세자료 및 원천징수자료 활용실적 서식입니다.
1. 구분
2. 출력자료
3. 통보
4. 수보
5. 처리대상
6. 활용
현금징수, 채권확보
7. 활용불가
8. 미처리
9. 세무서별
합계, 인원, 건수, 금액 |
|
|
|
|
|
 |
|
[계측 및 신호 처리] 반전 증폭기
목 차
1. 실험 목적
2. 기본 이론
3. 실험기구
4. 실험 과정
5. 실험 이론값
6. 결과 및 고찰
1. 실험 목적
OP-Amp를 이용한 반전 증폭기 회로를 이해한다.
반전 증폭기의 입력과 출력 동작을 측정한다
반전 증폭기 회로에서 증폭도를 이론적으로 해석해 내는 방법을 알아본다.
2. 기본 이론
OP-Amp는 입력 임피던스가 무한대이기 때문에 반전 입력에 흐르는 전류는 0.. |
|
|
|
|
|
 |
|
목표 : 플립플롭을 이용한 신호등 제어기 작성.
◆ Flip-Flop
4bit동기 업 카운터를 만들기 위하여 JK F/F를 사용.
●FLIP FLOP-클럭 펄스가 나타나기 바로 이전의 입력이 출력에 반영되어 다음
클럭 펄스가 나타날 때까지 그 상태를 유지
●타이밍 순서
디지털 시스템의 동작을 제어하는 제어기는 제어신호를 정해진 순간에 발생시키기 위해서 타이밍 신호를 이용한다. 제어기에서 사용하는 타이밍 신호는.. |
|
|
|
|
|
 |
|
다이오드 리미터와 클램퍼
실험목적
직렬 및 병렬로 연결된 다이오드 리미터의 입력 정현파형과 출력파형 사이의 관계를 결정한다.
순방향 및 역방향으로 바이어스된 다이오드 리미터의 출력파형을 관찰한다.
부(-) 및 정(+)의 다이오드 클램퍼의 출력파형을 관찰한다.
다이오드 리미터
입력전압의 영역을 제한하거나 자르는 것을 다이오드 리미터라고 한다.
과도한 신호크기에 의해 오동작이나 소자가 .. |
|
|
|
|
|
 |
|
이륜자동차 사용 신고서 작성 서식입니다.
자동차관리법 제48조 제1항 및 동법 시행규칙 제99조 제1항의 규정에 의하여
위와 같이 신고합니다.
< 세부 내역 >
1.차명
2.총배기량 또는 정격출력
3.사용본거지 등 포함 |
|
|
|
|
|
 |
|
OPAMP 반전 증폭기 설계
● 실험의 목표
OPAMP를 이용하여 GAIN 20dB, SNR 90%, BANDWIDTH 10KHz의 조건을 만족하는 증폭기를 설계한다.
● 기본 이론
⑴ 연산 증폭기
연산 증폭기는 입력단이 차동 증폭기(differential amplifier)로 구성도어 있어 두 입력 단자에 들어온 신호의 차이에 비례하는 전압이 출력되게 되어 있다. 두 입력 단자 가운데 빼어지는 신호가 들어가는 단자를 -로 표시하며 반전 입.. |
|
|
|
|
|
 |
|
1. 실험 제목
반전 증폭기(inverting amplifier)
2. 실험 목적
NI ELVIS의 사용법과 OP AMP의 연결방법, UA741 OP-Amp를 이용한 반전증폭기 회로를 이해하고 브레드보드에 반전증폭기 회로를 만들어 본다. 오실로스코프의 입출력 신호가 반전증폭기를 통하여 어떻게 출력되는지를 알아보고 저항을 바꾸어 강의 및 참고자료를 통해 이론값과 출력값(Voltage Gain 값)을 예측하고 비교한다.
3. 기본 이론
.. |
|
|
|
|
|
 |
|
PID 제어기 제어동작 PID제어기는 제어 변수와 기준 입력 사이의 편차에 근거하여 계통 의 출력이 기준전압을 유지하도록 하는 피드백 제어의 일종으로, 오늘날 산업체의 설비에 가장 많이 사용되고 있는 제어기 형태이 다.
(1) 비례동작(Proportional action) -P 동작
.... |
|
|
|
|
|