올린글을 확인할 수 있도록 포스팅을
공개
로 설정해 주세요.
포인트는 운영자가 올린글을 검토후 지급됩니다. 검토요청이 누적된 상황에서는 포인트 지급에 상당한 지연이 발생할 수 있습니다.
전기전자실험보고서 - 차동 증폭기 회로
1. 목 적
차동 증폭기회로에서 DC와 AC전압을 측정한다
2. 실험장비
(1) 계측장비
오실로스코프
DMM
함수 발생기
직류전원 공급기
(2) 부품
◇ 저항
4.3k
10k
20k
◇ 트랜지스터
2N3823(혹은 등가) (3개)
3. 이론개요
▪ BJT 차동증폭기
차동 증폭기는 (+), 혹은 (-) 입력을 가지는 회로이다. 전형적인 동작에서 반대
위상의 입력은 크게 증폭되지만, 동위상의 출력에서 상쇄된다. 그림 27-1(+) ()입력과 (-)()입력을 가지고, 반대 출력 과 를 가지는 간단한 BJT 차동증폭기 회로이다. 일반적으로 커패시터는 필요가 없고, 입력신호는 DC 바이 어스를 제공하는 양()와 음() 전원과 결합된다. 이 실험에서 값이 두 트랜지스터에 대해 같다고 가정하여 차동전압이득의 크기는
(27.1)
두 입력에서 공통 신호에 대한 이득의 크기는
(27.2)
그림 27-
▪ FET 차동 증폭기
FET 차동 증폭기에 대한 차동 전압이득의 크기는 다음 식으로 계산할 수 있다.
(27.3)
4. 실험순서
1) BJT 차동 증폭기의 DC 바이어스
a. 그림 27-1 회로에서 한 개의 트랜지스터의 DC 바이어스 전압과 전류를 계산하 여라.
(계산치) = 0V
(계산치) = -0.7V
(계산치) = 5.35V
(계산치) = 1.07mA
(계산치) = 48.60
....
[hwp/pdf]전기전자실험보고서 - 차동 증폭기 회로
포스팅 주소 입력
올린글을 확인할 수 있는 포스팅 주소를 입력해 주세요.
네이버,다음,티스토리,스팀잇,페이스북,레딧,기타 등 각각 4개(20,000p) 까지 등록 가능하며 총 80,000p(8,000원)까지 적립이 가능합니다.